HI,欢迎来到起点商标网!
24小时服务QQ:2880605093

多路选择电路、多路选择器、驱动方法、显示面板及装置与流程

2021-01-25 14:01:45|284|起点商标网
多路选择电路、多路选择器、驱动方法、显示面板及装置与流程

本公开涉及显示技术领域,尤其涉及一种多路选择电路、多路选择器、驱动方法、显示面板及装置。



背景技术:

自发光器件具有亮度高、发光颜色连续可调、成本低、响应速度快、能耗小、驱动电压低、工作温度范围宽、生产工艺简单、发光效率高等优点,而广泛应用于各种具有高分辨率彩色屏幕的终端显示产品。



技术实现要素:

本公开的实施例提供一种多路选择电路、多路选择器、驱动方法、显示面板及装置,可提高显示效果。

为达到上述目的,本公开的实施例采用如下技术方案:

一方面,提供一种多路选择电路。所述多路选择电路包括第一选择子电路和第二选择子电路。所述第一选择子电路与第一控制端、第二控制端、输入信号端、电源电压端和第一输出端耦接。所述第二选择子电路与第三控制端、第四控制端、所述输入信号端、所述电源电压端和第二输出端耦接。所述第一选择子电路被配置为响应于在所述第一控制端接收的第一控制信号,将在所述输入信号端处接收的输入信号传输至所述第一输出端;及,响应于在所述第二控制端处接收的第二控制信号,将所述电源电压端的电压传输至所述第一输出端。所述第二选择子电路被配置为响应于在所述第三控制端处接收的第三控制信号,将在所述输入信号端处接收的输入信号传输至所述第二输出端;及,响应于在所述第四控制端处接收的第四控制信号,将所述电源电压端的电压传输至所述第二输出端。

在一些实施例中,所述第一选择子电路包括第一晶体管和第二晶体管。所述第一晶体管的控制极与所述第一控制端耦接,所述第一晶体管的第一极与所述输入信号端耦接,所述第一晶体管的第二极与所述第一输出端耦接。所述第二晶体管的控制极与所述第二控制端耦接,所述第二晶体管的第一极与所述电源电压端耦接,所述第二晶体管的第二极与所述第一输出端耦接。

在一些实施例中,所述第二选择子电路包括第三晶体管和第四晶体管。所述第三晶体管的控制极与所述第一控制端耦接,所述第三晶体管的第一极与所述输入信号端耦接,所述第三晶体管的第二极与所述第二输出端耦接。所述第四晶体管的控制极与所述第二控制端耦接,所述第四晶体管的第一极与所述电源电压端耦接,所述第四晶体管的第二极与所述第二输出端耦接。

在一些实施例中,所述多路选择电路还包括第一电压控制子电路。所述第一电压控制子电路与所述电源电压端、所述第二控制端和所述第一选择子电路耦接。所述第一电压控制子电路被配置为,根据所述电源电压端的电压和在所述第二控制端处接收的第二控制信号,控制所述第一选择子电路在所述第二控制端处接收的第二控制信号的电压。

在一些实施例中,所述第一电压控制子电路包括第一电容器。所述第一电容器的第一端与所述电源电压端耦接,所述第一电容器的第二端与所述第二控制端和所述第一选择子电路耦接。

在一些实施例中,所述多路选择电路还包括第二电压控制子电路。所述第二电压控制子电路与所述电源电压端、所述第四控制端和所述第二选择子电路耦接。所述第二电压控制子电路被配置为,根据所述电源电压端的电压和在所述第四控制端处接收的第四控制信号,控制所述第二选择子电路在所述第四控制端处接收的第四控制信号的电压。

在一些实施例中,所述第二电压控制子电路包括第二电容器。所述第二电容器的第一端与所述电源电压端耦接,所述第二电容器的第二端与所述第四控制端耦接。

另一方面,提供一种多路选择电路。所述多路选择电路包括第一晶体管、第二晶体管、第三晶体管和第四晶体管。所述第一晶体管的控制极与第一控制端耦接,所述第一晶体管的第一极与输入信号端耦接,所述第一晶体管的第二极与第一输出端耦接。所述第二晶体管的控制极与第二控制端耦接,所述第二晶体管的第一极与电源电压端耦接,所述第二晶体管的第二极与所述第一输出端耦接。所述第三晶体管的控制极与所述第一控制端耦接,所述第三晶体管的第一极与所述输入信号端耦接,所述第三晶体管的第二极与第二输出端耦接。所述第四晶体管的控制极与所述第二控制端耦接,所述第四晶体管的第一极与所述电源电压端耦接,所述第四晶体管的第二极与所述第二输出端耦接。

又一方面,提供一种多路选择器。所述多路选择器包括:多个如上述任一实施例所述的多路选择电路。多个所述多路选择电路的输入信号端不同,第一输出端不同,第二输出端不同。

在一些实施例中,多个所述多路选择电路的数量为三个。

又一方面,提供一种显示面板。所述显示面板包括多个像素和至少一个如上述任一实施例所述的多路选择器。每个多路选择器与多个像素耦接。

在一些实施例中,所述多个像素呈阵列排布。所述多路选择器与两列像素耦接。所述多路选择器中的每个多路选择电路的第一输出端与所述两列像素中的一列像素耦接,所述多路选择器中的每个多路选择电路的第二输出端与所述两列像素中的另一列像素耦接。

在一些实施例中,所述多路选择器耦接的两列像素相邻。

在一些实施例中,每个像素包括多个子像素。在每个多路选择器中,每个多路选择电路的第一输出端和第二输出端分别与不同像素中的发光颜色相同的子像素耦接。

在一些实施例中,所述显示面板还包括多条感测线。所述多路选择器所耦接的多个像素与一条感测线耦接。

又一方面,提供一种显示装置。所述显示装置包括上述任一实施例所述的显示面板和源极驱动器。所述源极驱动器与所述显示面板中的至少一个多路选择器耦接。

又一方面,提供一种如上述任一项所述的多路选择电路的驱动方法。所述驱动方法包括:第一选择子电路响应于在第一控制端接收的第一控制信号,将在输入信号端处接收的输入信号传输至第一输出端;第二选择子电路响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至第二输出端;所述第一选择子电路响应于在第二控制端处接收的第二控制信号,将电源电压端的电压传输至所述第一输出端;所述第二选择子电路响应于在第三控制端处接收的第三控制信号,将在所述输入信号端处接收的输入信号传输至所述第二输出端。

又一方面,提供一种多路选择器的驱动方法。所述多路选择器包括多个多路选择电路;每个多路选择电路包括第一选择子电路和第二选择子电路;所述第一选择子电路与第一控制端、第二控制端、输入信号端、电源电压端和第一输出端耦接;所述第二选择子电路与第三控制端、第四控制端、所述输入信号端、所述电源电压端和第二输出端耦接;所述多个多路选择电路的输入信号端不同,第一输出端不同,第二输出端不同。

所述驱动方法包括:每个多路选择电路中的第一选择子电路响应于在所述第一控制端接收的第一控制信号,将在其所耦接的输入信号端处接收的输入信号传输至其所耦接的第一输出端;每个多路选择电路中的第二选择子电路响应于在所述第四控制端处接收的第四控制信号,将所述电源电压端的电压传输至其所耦接的第二输出端;每个多路选择电路中的第一选择子电路响应于在所述第二控制端处接收的第二控制信号,将所述电源电压端的电压传输至其所耦接的第一输出端;每个多路选择电路中的第二选择子电路响应于在所述第三控制端处接收的第三控制信号,将在其所耦接的输入信号端处接收的输入信号传输至其所耦接的第二输出端。

又一方面,提供一种如上述任一项所述的显示装置的驱动方法。所述显示装置中的显示面板中的每个像素包括多个子像素;每个子像素包括像素电路;所述像素电路包括驱动晶体管;所述显示面板还包括多条感测线;所述显示面板中的多路选择器所耦接的多个像素与一条感测线耦接。

所述显示装置的驱动方法包括:源极驱动器向所述显示面板中的多路选择器中的各多路选择电路提供输入信号。所述多路选择器中的多路选择电路中的第一选择子电路响应于在第一控制端接收的第一控制信号,将在其所耦接的输入信号端处接收的输入信号传输至其所耦接的第一输出端;所述多路选择器中的多路选择电路中的第二选择子电路响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至其所耦接的第二输出端。所述感测线感测所述第一输出端所耦接的像素中子像素中的像素电路的驱动晶体管的阈值电压。所述多路选择器中的多路选择电路中的第一选择子电路响应于在第二控制端处接收的第二控制信号,将所述电源电压端的电压传输至其所耦接的第一输出端;所述多路选择器中的多路选择电路中的第二选择子电路响应于在第三控制端处接收的第三控制信号,将在其所耦接的输入信号端处接收的输入信号传输至其所耦接的第二输出端。所述感测线感测所述第二输出端所耦接的像素中子像素中的像素电路的驱动晶体管的阈值电压。

本公开的实施例提供一种多路选择电路、多路选择器、驱动方法、显示面板及装置,第一选择子电路响应于在第一控制端处接收的第一控制信号,将在输入信号端处接收的输入信号传输至第一输出端;及,响应于在第二控制端处接收的第二控制信号,将电源电压端的电压传输至第一输出端。第二选择子电路响应于在第三控制端处接收的第三控制信号,将在输入信号端处接收的输入信号传输至第二输出端;及,响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至第二输出端。这样,在感测线检测第一输出端耦接的子像素中的像素电路的阈值电压的情况下,第二输出端耦接的数据线的信号的电压为电源电压端的电压;在感测线检测第二输出端耦接的子像素中的像素电路的阈值电压的情况下,第一输出端耦接的数据线的信号的电压为电源电压端的电压。因此,可以避免在检测多路选择电路的一个输出端所耦接的子像素中的像素电路的阈值电压的过程中,多路选择电路的其余输出端所耦接的数据线的信号因电位不受控而存在噪声干扰,导致子像素错误开启,影响感测线检测的精确度,从而提高了感测数据的准确性,提高了显示效果。

附图说明

为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。

图1为根据一些实施例的显示装置的一种结构图;

图2为根据一些实施例的子像素的一种结构图;

图3为根据一些实施例的像素电路的一种结构图;

图4为根据一些实施例的多路选择电路的一种结构图;

图5为根据一些实施例的显示装置的另一种结构图;

图6为根据一些实施例的多路选择电路的另一种结构图;

图7为根据一些实施例的多路选择电路的又一种结构图;

图8为根据一些实施例的多路选择电路的又一种结构图;

图9为根据一些实施例的多路选择器的一种结构图;

图10为根据一些实施例的多路选择器的另一种结构图;

图11为根据一些实施例的多路选择器的又一种结构图;

图12a为根据一些实施例的显示装置的又一种结构图;

图12b为根据一些实施例的多路选择器与像素的连接关系图;

图13a为根据一些实施例的多路选择电路的一种驱动时序图;

图13b为根据一些实施例的多路选择电路的另一种驱动时序图;

图14a和图14b为根据一些实施例的多路选择电路的一种仿真信号图;

图15为根据一些实施例的多路选择器的一种驱动时序图。

具体实施方式

下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。

除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(oneembodiment)”、“一些实施例(someembodiments)”、“示例性实施例(exemplaryembodiments)”、“示例(example)”、“特定示例(specificexample)”或“一些示例(someexamples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。

以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。

在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicativelycoupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。

如本文中所使用,根据上下文,术语“如果”任选地被解释为意思是“当……时”或“在……时”或“响应于确定”或“响应于检测到”。类似地,根据上下文,短语“如果确定……”或“如果检测到[所陈述的条件或事件]”任选地被解释为是指“在确定……时”或“响应于确定……”或“在检测到[所陈述的条件或事件]时”或“响应于检测到[所陈述的条件或事件]”。

本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。

如本文所使用的那样,“约”或“近似”包括所阐述的值以及处于特定值的可接受偏差范围内的平均值,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。

本公开的实施例提供一种显示装置。示例性地,该显示装置可以是显示不论运动(例如,视频)还是固定(例如,静止图像)的且不论文字还是图像的任何装置。更明确地说,显示装置可以是多种电子装置中的一种,所述实施例可实施在多种电子装置中或与多种电子装置关联,所述多种电子装置例如(但不限于)移动电话、无线装置、个人数据助理(pda)、手持式或便携式计算机、gps接收器/导航器、相机、mp4视频播放器、摄像机、游戏控制台、手表、时钟、计算器、电视监视器、平板显示器、计算机监视器、汽车显示器(例如,里程表显示器等)、导航仪、座舱控制器和/或显示器、相机视图显示器(例如,车辆中后视相机的显示器)、电子相片、电子广告牌或指示牌、投影仪、建筑结构、包装和美学结构(例如,对于一件珠宝的图像的显示器)等。本公开的实施例对上述显示装置的具体形式不做特殊限制。

在一些实施例中,如图1所示,显示装置200包括显示面板100。显示面板100具有显示区(activearea,aa)和周边区s。其中,周边区s至少位于aa区外一侧。

其中,显示面板100包括设置于aa区中的多个像素p。示例性地,多个像素p可以呈阵列排布。例如,沿图1中x方向排列成一排的像素p称为同一像素,沿图1中y方向排列成一排的像素p称为同一列像素。

在一些实施例中,如图1所示,每个像素p包括多个子像素q。示例性地,多个子像素包括第一颜色子像素、第二颜色子像素和第三颜色子像素;例如,第一颜色、第二颜色和第三颜色为三基色;例如,第一颜色、第二颜色和第三颜色分别为红色、绿色和蓝色;即,多个子像素包括红色子像素、绿色子像素和蓝色子像素。

如图2所示,每个子像素q包括像素电路101和发光器件l。其中,像素电路101与发光器件l耦接。

示例性地,发光器件l可以采用有机oled或者发光二极管(lightemittingdiode,led)。在这种情况下,文中所述的工作时长可以被理解为发光器件l的发光时长;发光器件l的第一极和第二极分别为发光二极管的阳极和阴极。

需要说明的是,本公开的实施例对像素电路的具体结构不作限定,可以根据实际情况进行设计。示例性地,像素电路由薄膜晶体管(thinfilmtransistor,简称tft)、电容(capacitance,简称c)等电子器件组成。例如,像素电路可以包括两个薄膜晶体管(一个开关晶体管和一个驱动晶体管)和一个电容,构成2t1c结构;当然,像素电路还可以包括两个以上的薄膜晶体管(多个开关晶体管和一个驱动晶体管)和至少一个电容,例如参考图3,像素电路可以包括电容和三个晶体管(两个开关晶体管和一个驱动晶体管)构成3t1c结构。

在一些实施例中,如图1所示,显示面板100还包括多条栅线gl和多条数据线dl。示例性地,多条栅线gl沿图1中的x方向延伸,多条数据线dl沿图1中的y方向延伸。栅线gl被配置为传输扫描信号,数据线dl被配置为传输数据信号。示例性地,每个像素电路101与至少一条栅线gl和一条数据线dl耦接,栅线gl和数据线dl向像素电路101提供工作信号,以使像素电路101驱动发光器件l发光。示例性地,每行像素电路与两条栅线耦接,其中一条栅线向像素电路传输第一扫描信号(g1),另一条栅线向像素电路传输第二扫描信号(g2)。

在一些实施例中,如图1所示,显示面板100还包括多条感测线sl。示例性地,多条感测线sl沿图1中的y方向延伸。其中,像素电路101与感测线sl耦接。

例如,如图3所示,一个开关晶体管m1的控制极(栅极)用于接收第一扫描信号g1。该开关晶体管m1的第一极与数据线dl耦接以接收数据线dl上传输的数据信号vdata。开关晶体管m1的第二极与驱动晶体管m2的控制极耦接,驱动晶体管m2的第二极与第一电压端v1耦接以接收第一电压vdd(高电压),驱动晶体管m2的第一极(源极)与发光器件l的第一极耦接,发光器件l的第二极与第二电压端v2耦接。存储电容cst的第一端与开关晶体管m1的第二极和驱动晶体管m2的控制极耦接,存储电容cst的第二端与驱动晶体管m2的第一极和发光器件l的第一极耦接。感测晶体管m3(即另一个开关晶体管)的控制极与用于接收第二扫描信号g2。感测晶体管m3的第一极与存储电容cst的第二端、驱动晶体管m2的第二极和发光器件l的第一极耦接,感测晶体管m3的第二极与感测线sl耦接。感测线sl与检测电路(未示出)耦接。在此情况下,在驱动晶体管m2导通的情况下,经由感测晶体管m3对感测线放电,使得驱动晶体管m2的第二极的电压改变。

由此,当驱动晶体管m2导通之后,经由感测晶体管m3对于检测电路放电或者对经由感测晶体管m3对感测线上设置的电容或寄生电容充电,使得驱动晶体管m2的源极电压vs改变。当驱动晶体管m2的源极电压vs等于驱动晶体管m2的栅极电压vg与驱动晶体管的阈值电压vth的差值时,驱动晶体管m2将会截止,驱动晶体管m2的源极电压vs不再改变。此种情况下,可以在驱动晶体管m2截止后,经由导通的感测晶体管m3从驱动晶体管m2的源极获取截止后的源极电压(也即驱动晶体管m2截止后的源极电压vb)。在获取截止源极电压vb之后,可以获取驱动晶体管m2的阈值电压(也即,vth=vdata-vb)。由此,可以基于每个像素电路中驱动晶体管的阈值电压对像素电路的待显示的数据信号(数据电压)进行补偿,并且使用补偿后的数据信号驱动像素电路,由此可以实现针对显示面板各个子像素的阈值电压的补偿功能。例如,补偿后的数据信号vdata_c可以使用以下的表达式表示:vdata_c=vdata+vth。

示例性地,一条感测线与多个像素电路耦接。例如,相邻两列像素中的像素电路可以与一条感测线耦接。例如,在每个像素包括三个子像素的情况下,对于一行像素,一条感测线可以分别与相邻两列像素中的六个子像素中的像素电路耦接,以检测各像素电路中的驱动晶体管的阈值电压。

在一些实施例中,如图1所示,显示装置200还包括源极驱动器(即源极驱动ic(sourceic))210。源极驱动器210与显示面板100邦定,源极驱动器210被配置为向显示面板100提供信号。例如,该信号可以是数据信号;例如,显示面板100中的多条数据线dl可以传输数据信号。示例性地,参考图1,源极驱动器210可以采用cof(chiponfilm,覆晶薄膜)工艺,即,将源极驱动器210设置在fpc(flexibleprintedcircuitboard,柔性线路板)上,通过fpc与显示面板100邦定。

对于高分辨率的显示装置,显示面板中的像素电路的数量相对较多,显示面板中的为像素电路提供工作信号的信号线(例如栅线和数据线)的数量也相对较多,与信号线耦接的驱动器(例如为数据线提供数据信号的源极驱动器)需要的引脚(pin)或输出端口的数量也会变多,例如,源极驱动器的输出端口与数据线一一对应耦接,使得源极驱动器的输出端口数量增加,这样会导致生产成本增加,且占用面积增加,在显示面板的邦定区(bonding)中的版图空间受到限制,容易导致产品良率降低。

本公开的实施例提供一种多路选择电路10,如图4所示,多路选择电路10包括第一选择子电路11和第二选择子电路12。

第一选择子电路11与第一控制端mux1、第二控制端mux2、输入信号端in、电源电压端s和第一输出端out1耦接。第二选择子电路12与第三控制端mux3、第四控制端mux4、输入信号端in、电源电压端s和第二输出端out2耦接。

第一选择子电路11被配置为响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端in处接收的输入信号传输至第一输出端out1;及,响应于在第二控制端mux2处接收的第二控制信号,将电源电压端s的电压传输至第一输出端out1。

第二选择子电路12被配置为响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端in处接收的输入信号传输至第二输出端out2;及,响应于在第四控制端mux4处接收的第四控制信号,将电源电压端s的电压传输至第二输出端out2。

可以理解的是,如图5所示,显示面板100还包括第一控制信号线m_g1、第二控制信号线m_g2、第三控制信号线m_g3、第四控制信号线m_g4和电源电压线v_s,其中,多路选择电路10的第一控制端mux1与第一控制信号线m_g1耦接,第二控制端mux2与第二控制信号线m_g2耦接,第三控制端mux3与第三控制信号线m_g3耦接,第四控制端mux4与第四控制信号线m_g4耦接,电源电压端s与电源电压线v_s耦接。

示例性地,电源电压端s被配置为传输直流电压,例如直流低电压。例如,电源电压端s的电压与发光器件l的第二极所耦接的第二电压端v2的第二电压vss(低电压)相同,即,电源电压端s的电压等于第二电压vss。

示例性地,电源电压端与第二电压端为同一电压端。这样,电源电压端的电压与第二电压端的第二电压可以由相同的信号线传输,电源电压端和第二电压端耦接相同的信号线,简化了显示面板的布线。

示例性地,第一输出端out1和第二输出端out2分别与不同的像素电路耦接,该不同的像素电路所在的子像素出射相同颜色的光。例如,参考图5,一个多路选择电路10的第一输出端out1通过一条数据线dl与一列像素中的第一颜色子像素qr耦接,第二输出端out2通过另一条数据线dl与另一列像素中的第一颜色子像素qr耦接;一个多路选择电路10的第一输出端out1通过一条数据线dl与一列像素中的第二颜色子像素qg耦接,第二输出端out2通过另一条数据线dl与另一列像素中的第二颜色子像素qg耦接;一个多路选择电路10的第一输出端out1通过一条数据线dl与一列像素中的第三颜色子像素qb耦接,第二输出端out2通过另一条数据线dl与另一列像素中的第三颜色子像素qb耦接。

可以理解的是,源极驱动器的一个输出端口与一个多路选择电路的输入信号端耦接,通过多路选择电路的第一输出端和第二输出端分别于两条数据线耦接,即,源极驱动器的一个输出端口可以向两条数据线输出信号,从而减少了源极驱动器的输出端口的数量,并减少了源极驱动器与显示面板邦定的引脚的数量,简化显示面板的邦定区的版图设计,降低生产成本,提高显示效果。

其中,多路选择电路10的第一输出端out1耦接的像素电路和第二输出端out2耦接的像素电路与同一条感测线耦接。并且,一条感测线分时检测其所耦接的多个像素电路的阈值电压(即驱动晶体管的阈值电压)。例如,多路选择电路10的第一输出端out1耦接一列像素中的第一颜色子像素,第二输出端out2耦接另一列像素中的第一颜色子像素,且一列像素中的第一颜色子像素和另一列像素中的第一颜色子像素与一条感测线耦接,该感测线可以在检测一列像素中的第一颜色子像素中的像素电路的阈值电压之后,检测另一列像素中的第一颜色子像素中的像素电路的阈值电压。

在感测线检测第一输出端out1耦接的一列像素中的第一颜色子像素中的像素电路的阈值电压情况下,第一输出端out1耦接的一列像素中的第一颜色子像素中的像素电路接收在输入信号端in处接收的输入信号,第二输出端out2耦接另一列像素中的第一颜色子像素中的像素电路不会接收该输入信号,因此,一列像素中的第一颜色子像素中的像素电路耦接的数据线传输的信号为该输入信号,另一列像素中的第一颜色子像素中的像素电路的数据线不会传输该输入信号。一些实施例中,如果该数据线上无信号传输,那么数据线的信号会因电位不受控(例如处于浮置(floating)状态)而存在噪声干扰,导致与第二输出端out2耦接的子像素错误开启,影响感测线检测与第一输出端out1耦接的子像素中的像素电路的阈值电压的精确度。

因此,在感测线检测第一输出端out1耦接的一列像素中的第一颜色子像素中的像素电路的阈值电压情况下,第一输出端out1耦接的一列像素中的第一颜色子像素中的像素电路接收在输入信号端in处接收的输入信号,第二输出端out2耦接的另一列像素中的第一颜色子像素中的像素电路接收电源电压端s的电压,另一列像素中的第一颜色子像素中的像素电路耦接的数据线传输的信号为电源电压端的电压,这样可以避免与第二输出端out2的输出端耦接的数据线的信号因电位不受控而导致数据线的信号存在噪声干扰,使得与第二输出端out2耦接的子像素错误开启,影响感测线检测与第一输出端out1耦接的子像素中的像素电路的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

同样的,在感测线检测第二输出端out2耦接的另一列像素中的第一颜色子像素中的像素电路的阈值电压情况下,第二输出端out2耦接的另一列像素中的第一颜色子像素中的像素电路接收在输入信号端in处接收的输入信号,第一输出端out1耦接的一列像素中的第一颜色子像素中的像素电路接收电源电压端s的电压,一列像素中的第一颜色子像素中的像素电路耦接的数据线传输的信号为电源电压端的电压,这样可以避免与第一输出端out1的输出端耦接的数据线的信号因电位不受控而导致数据线的信号存在噪声干扰,使得与第一输出端out1耦接的子像素错误开启,影响感测线检测与第二输出端out2耦接的子像素中的像素电路的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

因此,本公开的实施例提供的多路选择电路,第一选择子电路响应于在第一控制端处接收的第一控制信号,将在输入信号端处接收的输入信号传输至第一输出端;及,响应于在第二控制端处接收的第二控制信号,将电源电压端的电压传输至第一输出端。第二选择子电路响应于在第三控制端处接收的第三控制信号,将在输入信号端处接收的输入信号传输至第二输出端;及,响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至第二输出端。这样,在感测线检测第一输出端耦接的子像素中的像素电路的阈值电压的情况下,第二输出端耦接的数据线的信号的电压为电源电压端的电压;在感测线检测第二输出端耦接的子像素中的像素电路的阈值电压的情况下,第一输出端耦接的数据线的信号的电压为电源电压端的电压。因此,可以避免在检测多路选择电路的一个输出端所耦接的子像素中的像素电路的阈值电压的过程中,多路选择电路的其余输出端所耦接的数据线的信号因电位不受控而存在噪声干扰,导致子像素错误开启,影响感测线检测的精确度,从而提高了感测数据的准确性,提高了显示效果。

示例性地,如图6所示,第一选择子电路11包括第一晶体管t1和第二晶体管t2。

其中,第一晶体管t1的控制极与第一控制端mux1耦接,第一晶体管t1的第一极与输入信号端in耦接,第一晶体管t1的第二极与第一输出端out1耦接。

第二晶体管t2的控制极与第二控制端mux2耦接,第二晶体管t2的第一极与电源电压端s耦接,第二晶体管t2的第二极与第一输出端out1耦接。

示例性地,如图6所示,第二选择子电路12包括第三晶体管t3和第四晶体管t4。

其中,第三晶体管t3的控制极与第三控制端mux3耦接,第三晶体管t3的第一极与输入信号端in耦接,第三晶体管t3的第二极与第二输出端out2耦接。

第四晶体管t4的控制极与第四控制端mux4耦接,第四晶体管t4的第一极与电源电压端s耦接,第四晶体管t4的第二极与第二输出端out2耦接。

在一些实施例中,如图7所示,多路选择电路10还包括第一电压控制子电路13。第一电压控制子电路13与电源电压端s、第二控制端mux2和第一选择子电路11耦接。第一电压控制子电路13被配置为根据电源电压端s的电压和在第二控制端mux2处接收的第二控制信号,控制第一选择子电路11在第二控制端mux2处接收的第二控制信号的电压。在此情况下,可以通过第一电压控制子电路13控制第一选择子电路11在第二控制端mux2处接收的第二控制信号的电压,这样在显示阶段,第一选择子电路11在第二控制端mux2处接收的第二控制信号的电压由第一电压控制子电路13提供,而不由第二控制端mux2所耦接的信号线提供,使得显示装置无需长时间给第二控制端mux2所耦接的信号线通电,从而降低显示装置的功耗。

示例性地,如图8所示,第一电压控制子电路13包括第一电容器c1。其中,第一电容器c1的第一端与电源电压端s耦接,第一电容器c1的第二端与第二控制端mux2和第一选择子电路11耦接。

示例性地,在第一选择子电路11包括第二晶体管t2的情况下,第一电容器c1的第二端与第二晶体管t2的控制极耦接。

在一些实施例中,如图7所示,多路选择电路10还包括第二电压控制子电路14。第二电压控制子电路14与电源电压端s、第四控制端mux4和第二选择子电路12耦接。第二电压控制子电路14被配置为根据电源电压端s的电压和在第四控制端mux4处接收的第四控制信号,控制第二选择子电路12在第四控制端mux4处接收的第四控制信号的电压。在此情况下,可以通过第二电压控制子电路14控制第二选择子电路12在第四控制端mux4处接收的第四控制信号的电压,这样在显示阶段,第二选择子电路12在第四控制端mux4处接收的第四控制信号的电压由第二电压控制子电路14提供,而不由第四控制端mux4所耦接的信号线提供,使得显示装置无需长时间给第四控制端mux4所耦接的信号线通电,从而降低显示装置的功耗。

示例性地,如图8所示,第二电压控制子电路14包括第二电容器c2。其中,第二电容器c2的第一端与电源电压端s耦接,第二电容器c2的第二端与第四控制端mux4和第二选择子电路12耦接。

示例性地,在第二选择子电路12包括第四晶体管t4的情况下,第二电容器c2的第二端与第四晶体管t4的控制极耦接。

本公开的实施例提供一种多路选择电路。如图6所示,多路选择电路10包括第一晶体管t1、第二晶体管t2、第三晶体管t3和第四晶体管t4。

其中,第一晶体管t1的控制极与第一控制端mux1耦接,第一晶体管t1的第一极与输入信号端in耦接,第一晶体管t1的第二极与第一输出端out1耦接。

第二晶体管t2的控制极与第二控制端mux2耦接,第二晶体管t2的第一极与电源电压端s耦接,第二晶体管t2的第二极与第一输出端out1耦接。

第三晶体管t3的控制极与第三控制端mux3耦接,第三晶体管t3的第一极与输入信号端in耦接,第三晶体管t3的第二极与第二输出端out2耦接。

第四晶体管t4的控制极与第四控制端mux4耦接,第四晶体管t4的第一极与电源电压端s耦接,第四晶体管t4的第二极与第二输出端out2耦接。

需要说明的是,本公开的实施例提供的多路选择电路中所采用的晶体管可以为薄膜晶体管(thinfilmtransistor,tft)、场效应晶体管(fieldeffecttransistor,fet)或其他特性相同的开关器件,本公开的实施例对此并不设限。

在一些实施例中,多路选择电路所采用的各晶体管的控制极为晶体管的栅极,第一极为晶体管的源极和漏极中一者,第二极为晶体管的源极和漏极中另一者。由于晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的,也就是说,本公开的实施例中的晶体管的第一极和第二极在结构上可以是没有区别的。示例性的,在晶体管为p型晶体管的情况下,晶体管的第一极为源极,第二极为漏极;示例性的,在晶体管为n型晶体管的情况下,晶体管的第一极为漏极,第二极为源极。

在本公开的实施例提供的多路选择电路中,各个子电路的具体实现方式不局限于上面描述的方式,其可以为任意使用的实现方式,例如为本领域技术人员熟知的常规连接方式,只需保证实现相应功能即可。上述示例并不能限制本公开的保护范围。在实际应用中,技术人员可以根据情况选择使用或不适用上述各个子电路中的一个或多个,基于前述各个子电路的各种组合变型均不脱离本公开的原理,对此不再赘述。

本公开的实施例提供一种多路选择器,多路选择器包括多个多路选择电路。多个多路选择电路为多个上述任一实施例中的多路选择电路。例如,参考图9至图11,多路选择器110包括多个多路选择电路(10a、10b和10c)。例如,多个多路选择电路的数量为三个。

其中,多路选择器110中的多个多路选择电路10的输入信号端in不同,第一输出端out1不同,第二输出端out2不同。例如,多路选择器110中的多个多路选择电路10的输入信号端in出接收的输入信号不同;例如,多路选择器110中的每个多路选择电路10的输入信号端in所耦接的数据传输通道不同。多路选择器110中的多个多路选择电路10的第一输出端out1所耦接的子像素不同,即,多路选择器110中的多个多路选择电路10的第一输出端out1所耦接的子像素的发光颜色不同;多路选择器110中的多个多路选择电路10的第二输出端out2所耦接的子像素不同,即,多路选择器110中的多个多路选择电路10的第二输出端out2所耦接的子像素的发光颜色不同;但是每个多路选择电路10的第一输出端out1和第二输出端out2耦接的子像素发光颜色相同。

在一些实施例中,显示面板还包括至少一个多路选择器。每个多路选择器与多个像素耦接。

示例性地,多路选择器与多个像素中的像素电路耦接。例如,多个像素可以为至少两个像素。例如,多路选择器与相邻两列像素耦接。例如,多路选择器与奇数列像素和偶数列像素耦接。例如,多路选择器中的每个多路选择电路的第一输出端与奇数列像素耦接,多路选择器中的每个多路选择电路的第二输出端与偶数列像素耦接。

示例性地,每个像素包括多个子像素;在每个多路选择器中,每个多路选择电路的第一输出端和第二输出端分别与不同像素中的发光颜色相同的子像素耦接。

例如,每个像素包括三个子像素,例如多路选择器中的多个多路选择电路为三个多路选择电路,每个多路选择电路分别与多个像素中发出相同颜色光的子像素中的像素电路耦接。例如,参考图12a,多个像素分别为至少一个像素po和至少一个像素pe,至少一个像素po处于像素排布的奇数列像素,至少一个像素pe处于像素排布的偶数列。

示例性地,参考图12a和图12b,多个像素中的像素po中的三个子像素分别为第一颜色子像素qr_o、第二颜色子像素qg_o和第三颜色子像素qb_o,多个像素中的像素pe中的三个子像素分别为第一颜色子像素qr_e、第二颜色子像素qg_e和第三颜色子像素qb_e。多路选择器110中的多个多路选择电路10分别为多路选择电路10a、多路选择电路10b和多路选择电路10c,多路选择电路10a与像素po中的第一颜色子像素qr_o和像素pe中的第一颜色子像素qr_e耦接,即,多路选择电路10a的第一输出端out1a与第一颜色子像素qr_o耦接,多路选择电路10a的第二输出端out2a与第一颜色子像素qr_e耦接;多路选择电路10a的第一输出端out1a与一列第一颜色子像素qr_o耦接,多路选择电路10a的第二输出端out2a与一列第一颜色子像素qr_e耦接;多路选择电路10b与像素po中的第二颜色子像素qg_o和像素pe中的第二颜色子像素qg_e耦接,即,多路选择电路10b的第一输出端out1b与第二颜色子像素qg_e耦接,多路选择电路10b的第二输出端out2b与第二颜色子像素qg_e耦接;多路选择电路10b的第一输出端out1b与一列第二颜色子像素qg_e耦接,多路选择电路10b的第二输出端out2b与一列第二颜色子像素qg_e耦接;多路选择电路10c与像素po中的第三颜色子像素qb_o和像素pe中的第三颜色子像素qb_e耦接,即,多路选择电路10c的第一输出端out1c与第三颜色子像素qb_e耦接,多路选择电路10c的第二输出端out2c与第三颜色子像素qb_e耦接;多路选择电路10c的第一输出端out1c与一列第三颜色子像素qb_e耦接,多路选择电路10c的第二输出端out2c与一列第三颜色子像素qb_e耦接。

其中,多路选择电路在输入信号端接收的输入信号与该多路选择电路的第一输出端和第二输出端所耦接的子像素需要显示的灰阶有关。例如,多路选择电路10a在输入信号端ina处接收的输入信号可以是第一颜色数据信号,以使第一颜色子像素qr_o和第一颜色子像素qr_e接收第一颜色数据信号后显示第一颜色子像素对应的灰阶;多路选择电路10b在输入信号端inb处接收的输入信号可以是第二颜色数据信号,以使第二颜色子像素qg_o和第二颜色子像素qg_e接收第二颜色数据信号后显示第二颜色子像素对应的灰阶;多路选择电路10c在输入信号端inc处接收的输入信号可以是第三颜色数据信号,以使第三颜色子像素qb_o和第三颜色子像素qb_e接收第三颜色数据信号后显示第三颜色子像素对应的灰阶。

以下,参考图13a和图13b中的时序,对多路选择电路的工作情况进行举例说明。其中,多路选择电路中的各个晶体管均为n型晶体管。

在第一阶段(p1),多路选择电路中的第一选择子电路响应于在第一控制端处接收的第一控制信号,将在输入信号端处接收的输入信号传输至第一输出端。多路选择电路中的第二选择子电路响应于在第三控制端处接收的第三控制信号,将在输入信号端处接收的输入信号传输至第二输出端。示例性地,在此阶段,输入信号端处接收的输入信号为参考信号,例如,参考信号的电压为0v。

例如,参考图4,多路选择电路10中的第一选择子电路11响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端in处接收的输入信号传输至第一输出端out1。多路选择电路10中的第二选择子电路12响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端in处接收的输入信号传输至第二输出端out2。

例如,参考图6,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端in处接收的低电压的输入信号传输至第一输出端out1,第一输出端out1的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端in处接收的低电压的输入信号传输至第二输出端out2,第二输出端out2的输出信号为低电压信号。在此情况下,与第一输出端out1和第二输出端out2耦接的数据线上传输的信号为低电压信号,与第一输出端out1和第二输出端out2耦接的各个子像素均被复位。

需要说明的是,在显示面板包括n行像素,每个子像素对应一个像素电路的情况下,在第一阶段,对第一行至第n行的子像素进行逐行扫描,即,对第一行至第n行的子像素进行逐行复位,实现全屏复位。例如,在第一阶段,第一行至第n行的子像素依次逐行接收第一扫描信号g1和第二扫描信号g2(例如,第一行子像素接收第一扫描信号g1(1)和第二扫描信号g2(1),第n行子像素接收第一扫描信号g1(n)和第二扫描信号g2(n)),将多路选择电路输出的信号写入对应的子像素中的像素电路。

示例性地,在第一阶段(p1),对于第一行像素,在第一扫描信号g1(1)和第二扫描信号g2(1)为高电平的情况下,参考图3,像素电路中的开关晶体管m1响应于高电压的第一扫描信号,开关晶体管m1导通,将多路选择电路的第一输出端out1输出的低电压信号写入驱动晶体管m2的控制极,对驱动晶体管m2进行复位,感测晶体管m3响应于高电压的第二扫描信号,感测晶体管m3导通,将多路选择电路的第二输出端out2输出的低电压信号写入发光器件l的第一极,对发光器件l进行复位,实现对子像素的复位。需要说明的是,其余行子像素中的像素电路工作情况与第一行子像素中的像素电路的工作情况类似,在此不作赘述。其中,在对第一行至第n行的子像素逐行复位完毕后,进入第二阶段。

需要说明的是,在第一阶段,第一控制信号和第三控制信号可以为时钟信号(参考图13a),且第一控制信号和第三控制信号互为反转信号,例如,在第一控制信号为高电压信号的情况下,第三控制信号为低电压信号,在第一控制信号为低电压信号的情况下,第三控制信号为高电压信号。这样,多路选择电路10中的第一选择子电路11和第二选择子电路12可以交替工作,例如,第一选择子电路11和第二选择子电路12可以交替输出低电压信号,即,第一输出端out1和第二输出端out2交替输出低电压信号。或者,第一控制信号和第三控制信号可以为相同的直流信号(参考图13b),例如,第一控制信号和第三控制信号同为直流高电压信号。这样,多路选择电路10中的第一选择子电路11和第二选择子电路12可以同时工作,例如,第一选择子电路11和第二选择子电路12可以同时输出低电压信号,即,第一输出端out1和第二输出端out2同时输出低电压信号。

在第二阶段(p2)中的第一时段(r1),多路选择电路中的第一选择子电路响应于在第一控制端处接收的第一控制信号,将在输入信号端处接收的输入信号传输至第一输出端。多路选择电路中的第二选择子电路响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至第二输出端。

例如,参考图4,多路选择电路10中的第一选择子电路11响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端in处接收的输入信号传输至第一输出端out1。多路选择电路10中的第二选择子电路12响应于在第四控制端mux4处接收的第四控制信号,将电源电压端s的电压传输至第二输出端out2。

例如,参考图6,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端in处接收的高电压的输入信号传输至第一输出端out1,第一输出端out1的输出信号为高电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2,第二输出端out2的输出信号为低电压信号。

在此情况下,与第一输出端out1耦接的数据线上传输高电压信号,与第二输出端out2耦接的数据线上传输的信号为低电压信号。这样,与第一输出端out1耦接的子像素中的像素电路写入为高电压信号,即,像素电路中的开关晶体管(例如,第二行像素中的像素电路中的开关晶体管响应于高电压的第一扫描信号g1(2),开关晶体管导通)将高电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为高电压,驱动晶体管会被导通;感测晶体管(例如,第二行像素中的像素电路中的感测晶体管响应于高电压的第二扫描信号g2(2))处于导通状态,感测线通过感测晶体管检测驱动晶体管的源极的电压,以感测与第一输出端out1耦接的子像素中的像素电路中的驱动晶体管的阈值电压。并且,与第二输出端out2耦接的子像素的像素电路写入为低电压信号,即,像素电路中的开关晶体管将低电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为低电压,驱动晶体管均被处于截止状态,与第二输出端out2耦接的子像素的像素电路中的驱动晶体管的阈值电压,不会影响感测与第一输出端out1耦接的子像素中的像素电路中的驱动晶体管的阈值电压。因此,在感测线可以检测与第一输出端out1耦接的子像素中的像素电路中的驱动晶体管的阈值电压的过程中,可以避免与第二输出端out2耦接的子像素因电位不受控状态(例如floating)而导致信号存在噪声干扰,使得与第二输出端out2耦接的子像素错误开启,影响感测线可以检测与第一输出端out1耦接的子像素中的像素电路中的驱动晶体管的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

在第二阶段(p2)中的第二时段(r2),多路选择电路中的第一选择子电路响应于在第二控制端处接收的第二控制信号,将电源电压端的电压传输至第一输出端。多路选择电路中的第二选择子电路响应于在第三控制端处接收的第三控制信号,将在输入信号端处接收的输入信号传输至第二输出端。

例如,参考图4,多路选择电路10中的第一选择子电路11响应于在第二控制端mux2处接收的第二控制信号,将电源电压端s的电压传输至第一输出端out1。多路选择电路10中的第二选择子电路12响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端in处接收的输入信号传输至第二输出端out2。

例如,参考图6,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t2导通,将电源电压端的低电压传输至第一输出端out1,第一输出端out1的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端in处接收的高电压的输入信号传输至第二输出端out2,第二输出端out2的输出信号为高电压信号。

在此情况下,与第一输出端out1耦接的数据线上传输低电压信号,与第二输出端out2耦接的数据线上传输的信号为高电压信号。这样,与第二输出端out2耦接的子像素中的像素电路写入为高电压信号,即,像素电路中的开关晶体管将高电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为高电压,驱动晶体管会被导通;感测晶体管处于导通状态,感测线通过感测晶体管检测驱动晶体管的源极的电压,以感测与第二输出端out2耦接的子像素中的像素电路中的驱动晶体管的阈值电压。并且,与第一输出端out1耦接的子像素的像素电路写入为低电压信号,即,像素电路中的开关晶体管将低电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为低电压,驱动晶体管均被处于截止状态,与第一输出端out1耦接的子像素的像素电路中的驱动晶体管的阈值电压,不会影响感测与第二输出端out2耦接的子像素中的像素电路中的驱动晶体管的阈值电压。因此,在感测线可以检测与第二输出端out2耦接的子像素中的像素电路中的驱动晶体管的阈值电压的过程中,可以避免与第一输出端out1耦接的子像素因电位不受控状态(例如floating)而导致信号存在噪声干扰,使得与第一输出端out1耦接的子像素错误开启,影响感测线可以检测与第二输出端out2耦接的子像素中的像素电路中的驱动晶体管的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

需要说明的是,多路选择电路的第一输出端所耦接的子像素和第二输出端所耦接的子像素分别位于不同列的像素中。例如,多路选择电路10的第一输出端out1可以与奇数列像素中的单色子像素耦接,多路选择电路10的第二输出端out2与可以偶数列像素中对应相同颜色的子像素耦接,例如,第一输出端out1可以与奇数列像素中的第一颜色子像素耦接,第二输出端out2与可以偶数列像素中的第一颜色子像素耦接。另外,多路选择电路耦接的各子像素中的像素电路可以与一条感测线耦接,这样,一条感测线可以分时感测与多路选择电路耦接的各子像素中的像素电路中的驱动晶体管的阈值电压。

示例性地,对于多路选择电路,在第一阶段,多路选择电路的第一输出端和第二输出端输出低电压信号,将第一输出端耦接的数据线和第二输出端耦接的数据线上的信号均复位。在第二阶段,感测线分别感测第一输出端耦接的子像素中的像素电路的阈值电压和第二输出端耦接的子像素中的像素电路的阈值电压。

例如,在感测多路选择电路的第一输出端耦接的子像素中的像素电路的阈值电压的情况下,多路选择电路的第一输出端输出高电压信号(例如电压为3v),使得第一输出端耦接的数据线传输的信号的电压为高电压。如果多路选择电路的第二输出端无输出信号,即第二输出端耦接的数据线上无信号,处于floating状态,那么由于数据线所耦接的晶体管存在漏电,导致第二输出端的电压抬升,例如,如图14a所示,第二输出端out2的电压由0v抬升至约0.4v,之后又由于数据线的信号噪声干扰,导致第二输出端的电压进一步抬升,例如,如图14a所示,第二输出端out2的电压由0.4v抬升至约0.6v。这样,如果在感测阈值电压的过程中,例如感测时间约为几十毫秒(ms),噪声会不断累积,导致第二输出端耦接的数据线上的信号达到较大的电压,从而导致第二输出端耦接的像素电路中的驱动晶体管错误打开,对感测线进行充电,影响感测第一输出端耦接的像素电路中的阈值电压的准确性。

因此,本公开的实施例的多路选择电路在感测多路选择电路的第一输出端耦接的子像素中的像素电路的阈值电压的过程中,给第二输出端耦接的数据线上传输信号(数据线上传输的信号的电压为电源电压端的电压),例如,如图14b所示,第二输出端out2的电压为0v,则第二输出端out2耦接的数据线上的信号的电压为0v,这样可以避免第二输出端耦接的数据线的信号受到干扰,降低噪声,提高电路的抗干扰性能,避免第二输出端耦接的像素电路中的驱动晶体管打开,从而提高了感测阈值电压的准确性。

以下,参考图15中的时序,对多路选择器的工作情况进行举例说明。其中,多路选择器中的各个多路选择电路中的晶体管均为n型晶体管。

示例性地,一个多路选择器可以与两列像素耦接,例如,两列像素分别为一列奇数列像素和一列偶数列像素,例如,多路选择器耦接的奇数列像素和偶数列像素相邻。例如,可以通过一条感测线检测多路选择器耦接的各列像素中每个子像素中的像素电路的阈值电压。示例性地,每个像素包括三个子像素,三个子像素分别为第一颜色子像素、第二颜色子像素和第三颜色子像素;例如,参考图12a,多路选择器110中的多个多路选择电路有三个,三个多路选择电路分别为多路选择电路10a、多路选择电路10b和多路选择电路10c,多路选择电路10a的第一输出端out1a、多路选择电路10b的第一输出端out1b和多路选择电路10c的第一输出端out1c分别与奇数列像素中的第一颜色子像素、第二颜色子像素和第三颜色子像素耦接,多路选择电路10a的第二输出端out2a、多路选择电路10b的第二输出端out2b和多路选择电路10c的第二输出端out2c分别与偶数列像素中的第一颜色子像素、第二颜色子像素和第三颜色子像素耦接。

在此情况下,在第一阶段,对于多路选择器中的各多路选择电路,其中的第一选择子电路响应于在第一控制端处接收的第一控制信号,将在输入信号端处接收的输入信号传输至第一输出端。各多路选择电路中的第二选择子电路响应于在第三控制端处接收的第三控制信号,将在输入信号端处接收的输入信号传输至第二输出端。示例性地,在此阶段,输入信号端处接收的输入信号为参考信号,例如,参考信号的电压为0v。

例如,参考图9,在多路选择器110中,多路选择电路10a中的第一选择子电路11a响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端ina处接收的输入信号传输至第一输出端out1a。多路选择电路10a中的第二选择子电路12a响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端ina处接收的输入信号传输至第二输出端out2a。多路选择电路10b中的第一选择子电路11b响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端inb处接收的输入信号传输至第一输出端out1b。多路选择电路10b中的第二选择子电路12b响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端inb处接收的输入信号传输至第二输出端out2b。多路选择电路10c中的第一选择子电路11c响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端inc处接收的输入信号传输至第一输出端out1c。多路选择电路10c中的第二选择子电路12c响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端inc处接收的输入信号传输至第二输出端out2c。

例如,参考图10,在多路选择电路10a中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端ina处接收的低电压的输入信号传输至第一输出端out1a,第一输出端out1a的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端ina处接收的低电压的输入信号传输至第二输出端out2a,第二输出端out2a的输出信号为低电压信号。在此情况下,与第一输出端out1a和第二输出端out2a耦接的数据线上传输的信号为低电压信号,与第一输出端out1a和第二输出端out2a耦接的各个子像素均被复位。

在多路选择电路10b中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端inb处接收的低电压的输入信号传输至第一输出端out1b,第一输出端out1b的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端inb处接收的低电压的输入信号传输至第二输出端out2b,第二输出端out2b的输出信号为低电压信号。在此情况下,与第一输出端out1b和第二输出端out2b耦接的数据线上传输的信号为低电压信号,与第一输出端out1b和第二输出端out2b耦接的各个子像素均被复位。

在多路选择电路10c中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端inc处接收的低电压的输入信号传输至第一输出端out1c,第一输出端out1c的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端inc处接收的低电压的输入信号传输至第二输出端out2c,第二输出端out2c的输出信号为低电压信号。在此情况下,与第一输出端out1c和第二输出端out2c耦接的数据线上传输的信号为低电压信号,与第一输出端out1c和第二输出端out2c耦接的各个子像素均被复位。

需要说明的是,在第一阶段,第一控制信号和第三控制信号可以互为反转信号,或者,第一控制信号和第三控制信号可以为相同的直流信号,例如,第一控制信号和第三控制信号同为直流高电压信号。

可以理解的是,在第一阶段,显示面板中的各行子像素逐行进行复位。对于每行子像素,在第一扫描信号和第二扫描信号为高电平的情况下,像素电路中的开关晶体管响应于高电压的第一扫描信号,开关晶体管导通,将多路选择器中对应的多路选择电路的第一输出端输出的低电压信号,写入对应的像素电路中的驱动晶体管的控制极,对驱动晶体管进行复位,对应的感测晶体管响应于高电压的第二扫描信号,感测晶体管导通,将多路选择器中对应的多路选择电路的第二输出端输出的低电压信号写入发光器件的第一极,对发光器件进行复位,实现对子像素的复位。这样,在第一阶段,显示面板实现全屏复位,此时显示面板不显示(例如处于关机状态)。

在第二阶段的第一时段,对于多路选择器中的多路选择电路,其中的多路选择电路中的第一选择子电路响应于在第一控制端处接收的第一控制信号,将在输入信号端处接收的输入信号传输至第一输出端。各多路选择电路中的第二选择子电路响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至第二输出端。

例如,参考图9,在多路选择器110中,多路选择电路10a中的第一选择子电路11a响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端ina处接收的输入信号传输至第一输出端out1a。多路选择电路10a中的第二选择子电路12a响应于在第四控制端mux4处接收的第四控制信号,将电源电压端s的电压传输至第二输出端out2a。多路选择电路10b中的第一选择子电路11b响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端inb处接收的输入信号传输至第一输出端out1b。多路选择电路10b中的第二选择子电路12b响应于在第四控制端mux4处接收的第四控制信号,将电源电压端s的电压传输至第二输出端out2b。多路选择电路10c中的第一选择子电路11c响应于在第一控制端mux1处接收的第一控制信号,将在输入信号端inc处接收的输入信号传输至第一输出端out1c。多路选择电路10c中的第二选择子电路12c响应于在第四控制端mux4处接收的第四控制信号,将电源电压端s的电压传输至第二输出端out2c。

例如,参考图10,在多路选择电路10a中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端ina处接收的高电压的输入信号传输至第一输出端out1a,第一输出端out1a的输出信号为高电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2a,第二输出端out2a的输出信号为低电压信号。在多路选择电路10b中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端inb处接收的低电压的输入信号(例如参考电压)传输至第一输出端out1b,第一输出端out1b的输出信号为低电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2b,第二输出端out2b的输出信号为低电压信号。在多路选择电路10c中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端inc处接收的低电压的输入信号(例如参考电压)传输至第一输出端out1c,第一输出端out1c的输出信号为低电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2c,第二输出端out2c的输出信号为低电压信号。

在此情况下,在多路选择器110中,多路选择电路10a的第一输出端out1a所耦接的数据线上传输高电压信号,其余的输出端所耦接的数据线上传输的信号均为低电压信号。这样,多路选择电路10a的第一输出端out1a所耦接的子像素中的像素电路写入为高电压信号,即,像素电路中的开关晶体管(例如,第二行像素中的像素电路中的开关晶体管响应于高电压的第一扫描信号g1(2),开关晶体管导通)将高电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为高电压,驱动晶体管会被导通;感测晶体管(例如,第二行像素中的像素电路中的感测晶体管响应于高电压的第二扫描信号g2(2))处于导通状态,感测线通过感测晶体管检测驱动晶体管的源极的电压,以感测与多路选择电路10a的第一输出端out1a耦接的子像素中的像素电路中的驱动晶体管的阈值电压。并且,其余的输出端所耦接的子像素的像素电路写入为低电压信号,即,像素电路中的开关晶体管将低电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为低电压,驱动晶体管均被处于截止状态,其余的输出端所耦接的子像素的像素电路中的驱动晶体管的阈值电压,不会影响感测与多路选择电路10a的第一输出端out1a耦接的子像素中的像素电路中的驱动晶体管的阈值电压。因此,在感测线可以检测与多路选择电路10a的第一输出端out1a所耦接的子像素(例如奇数列像素中的第一颜色子像素)中的像素电路中的驱动晶体管的阈值电压的过程中,可以避免与其余的输出端耦接的子像素因电位不受控状态(例如floating)而导致信号存在噪声干扰,使得与其余的输出端耦接的子像素错误开启,影响感测线可以检测与多路选择电路10a的第一输出端out1a耦接的子像素中的像素电路中的驱动晶体管的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

需要说明的是,在感测线耦接多个像素电路的情况下,多个像素电路中的驱动晶体管的阈值电压需要分时感测,例如,一条感测线耦接相邻两列像素中的各个像素电路,感测线在不同时刻感测各个像素电路中的驱动晶体管的阈值电压。例如,对于每条感测线,可以先感测其所耦接的奇数列像素中的第一颜色子像素、第二颜色子像素和第三颜色子像素中的阈值电压,之后感测其所耦接的偶数列像素中的第一颜色子像素、第二颜色子像素和第三颜色子像素中的阈值电压。示例性地,显示面板中的各个像素逐行进行感测,对于一行像素,感测线逐列感测各子像素中的像素电路对应的阈值电压。

示例性地,感测与多路选择电路10a的第一输出端out1a所耦接的子像素中的像素电路中的驱动晶体管的阈值电压,即为感测奇数列像素中的第一颜色子像素中的像素电路的阈值电压。

示例性地,参考图10,在多路选择电路10a中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端ina处接收的低电压的输入信号(例如参考电压)传输至第一输出端out1a,第一输出端out1a的输出信号为低电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2a,第二输出端out2a的输出信号为低电压信号。在多路选择电路10b中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端inb处接收的高电压的输入信号传输至第一输出端out1b,第一输出端out1b的输出信号为高电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2b,第二输出端out2b的输出信号为低电压信号。在多路选择电路10c中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端inc处接收的低电压的输入信号(例如参考电压)传输至第一输出端out1c,第一输出端out1c的输出信号为低电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2c,第二输出端out2c的输出信号为低电压信号。

在此情况下,在多路选择器110中,多路选择电路10b的第一输出端out1b所耦接的数据线上传输高电压信号,其余的输出端所耦接的数据线上传输的信号均为低电压信号。这样,多路选择电路10b的第一输出端out1b所耦接的子像素中的像素电路写入为高电压信号,即,像素电路中的开关晶体管将高电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为高电压,驱动晶体管会被导通;感测晶体管处于导通状态,感测线通过感测晶体管检测驱动晶体管的源极的电压,以感测与多路选择电路10b的第一输出端out1b耦接的子像素中的像素电路中的驱动晶体管的阈值电压。并且,其余的输出端所耦接的子像素的像素电路写入为低电压信号,即,像素电路中的开关晶体管将低电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为低电压,驱动晶体管均被处于截止状态,其余的输出端所耦接的子像素的像素电路中的驱动晶体管的阈值电压,不会影响感测与多路选择电路10b的第一输出端out1b耦接的子像素中的像素电路中的驱动晶体管的阈值电压。因此,在感测线可以检测与多路选择电路10b的第一输出端out1b所耦接的子像素(例如奇数列像素中的第二颜色子像素)中的像素电路中的驱动晶体管的阈值电压的过程中,可以避免与其余的输出端耦接的子像素因电位不受控状态(例如floating)而导致信号存在噪声干扰,使得与其余的输出端耦接的子像素错误开启,影响感测线可以检测与多路选择电路10b的第一输出端out1b耦接的子像素中的像素电路中的驱动晶体管的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

示例性地,参考图10,在多路选择电路10a中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端ina处接收的低电压的输入信号(例如参考电压)传输至第一输出端out1a,第一输出端out1a的输出信号为低电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2a,第二输出端out2a的输出信号为低电压信号。在多路选择电路10b中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端inb处接收的低电压的输入信号(例如参考电压)传输至第一输出端out1b,第一输出端out1b的输出信号为低电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2b,第二输出端out2b的输出信号为低电压信号。在多路选择电路10c中,第一晶体管t1响应于高电压的第一控制信号,第一晶体管t1导通,将在输入信号端inc处接收的高电压的输入信号传输至第一输出端out1c,第一输出端out1c的输出信号为高电压信号;第四晶体管t4响应于高电压的第四控制信号,第四晶体管t4导通,将电源电压端s的低电压传输至第二输出端out2c,第二输出端out2c的输出信号为低电压信号。

在此情况下,在多路选择器110中,多路选择电路10c的第一输出端out1c所耦接的数据线上传输高电压信号,其余的输出端所耦接的数据线上传输的信号均为低电压信号。这样,多路选择电路10c的第一输出端out1c所耦接的子像素中的像素电路写入为高电压信号,即,像素电路中的开关晶体管将高电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为高电压,驱动晶体管会被导通;感测晶体管处于导通状态,感测线通过感测晶体管检测驱动晶体管的源极的电压,以感测与多路选择电路10c的第一输出端out1c耦接的子像素中的像素电路中的驱动晶体管的阈值电压。并且,其余的输出端所耦接的子像素的像素电路写入为低电压信号,即,像素电路中的开关晶体管将低电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为低电压,驱动晶体管均被处于截止状态,其余的输出端所耦接的子像素的像素电路中的驱动晶体管的阈值电压,不会影响感测与多路选择电路10c的第一输出端out1c耦接的子像素中的像素电路中的驱动晶体管的阈值电压。因此,在感测线可以检测与多路选择电路10c的第一输出端out1c所耦接的子像素(例如奇数列像素中的第三颜色子像素)中的像素电路中的驱动晶体管的阈值电压的过程中,可以避免与其余的输出端耦接的子像素因电位不受控状态(例如floating)而导致信号存在噪声干扰,使得与其余的输出端耦接的子像素错误开启,影响感测线可以检测与多路选择电路10c的第一输出端out1c耦接的子像素中的像素电路中的驱动晶体管的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

在此基础上,在第二阶段中的第二时段,多路选择电路中的第一选择子电路响应于在第二控制端处接收的第二控制信号,将电源电压端的电压传输至第一输出端。多路选择电路中的第二选择子电路响应于在第三控制端处接收的第三控制信号,将在输入信号端处接收的输入信号传输至第二输出端。

例如,参考图9,在多路选择器110中,多路选择电路10a中的第一选择子电路11a响应于在第二控制端mux2处接收的第二控制信号,将电源电压端s的电压传输至第一输出端out1a。多路选择电路10a中的第二选择子电路12a响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端ina处接收的输入信号传输至第二输出端out2a。多路选择电路10b中的第一选择子电路11b响应于在第二控制端mux2处接收的第二控制信号,将电源电压端s的电压传输至第一输出端out1b。多路选择电路10b中的第二选择子电路12b响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端inb处接收的输入信号传输至第二输出端out2b。多路选择电路10c中的第一选择子电路11c响应于在第二控制端mux2处接收的第二控制信号,将电源电压端s的电压传输至第一输出端out1c。多路选择电路10c中的第二选择子电路12c响应于在第三控制端mux3处接收的第三控制信号,将在输入信号端inc处接收的输入信号传输至第二输出端out2c。

例如,参考图10,在多路选择电路10a中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t2导通,将电源电压端s的低电压传输至第一输出端out1a,第一输出端out1a的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端ina处接收的高电压的输入信号传输至第二输出端out2a,第二输出端out2a的输出信号为高电压信号。在多路选择电路10b中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t1导通,将电源电压端s的低电压传输至第一输出端out1b,第一输出端out1b的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端inb处接收的低电压的输入信号传输至第二输出端out2b,第二输出端out2b的输出信号为低电压信号。在多路选择电路10c中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t2导通,将电源电压端s的低电压传输至第一输出端out1c,第一输出端out1c的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端inb处接收的低电压的输入信号传输至第二输出端out2c,第二输出端out2c的输出信号为低电压信号。

在此情况下,在多路选择器110中,多路选择电路10a的第二输出端out2a所耦接的数据线上传输高电压信号,其余的输出端所耦接的数据线上传输的信号均为低电压信号。这样,多路选择电路10a的第二输出端out2a所耦接的子像素中的像素电路写入为高电压信号,即,像素电路中的开关晶体管将高电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为高电压,驱动晶体管会被导通;感测晶体管处于导通状态,感测线通过感测晶体管检测驱动晶体管的源极的电压,以感测与多路选择电路10a的第二输出端out2a耦接的子像素中的像素电路中的驱动晶体管的阈值电压。并且,其余的输出端所耦接的子像素的像素电路写入为低电压信号,即,像素电路中的开关晶体管将低电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为低电压,驱动晶体管均被处于截止状态,其余的输出端所耦接的子像素的像素电路中的驱动晶体管的阈值电压,不会影响感测与多路选择电路10a的第二输出端out2a耦接的子像素中的像素电路中的驱动晶体管的阈值电压。因此,在感测线可以检测与多路选择电路10a的第二输出端out2a所耦接的子像素(例如偶数列像素中的第一颜色子像素)中的像素电路中的驱动晶体管的阈值电压的过程中,可以避免与其余的输出端耦接的子像素因电位不受控状态(例如floating)而导致信号存在噪声干扰,使得与其余的输出端耦接的子像素错误开启,影响感测线可以检测与多路选择电路10a的第二输出端out2a耦接的子像素中的像素电路中的驱动晶体管的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

示例性地,参考图10,在多路选择电路10a中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t2导通,将电源电压端s的低电压传输至第一输出端out1a,第一输出端out1a的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端ina处接收的低电压的输入信号传输至第二输出端out2a,第二输出端out2a的输出信号为低电压信号。在多路选择电路10b中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t1导通,将电源电压端s的低电压传输至第一输出端out1b,第一输出端out1b的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端inb处接收的高电压的输入信号传输至第二输出端out2b,第二输出端out2b的输出信号为高电压信号。在多路选择电路10c中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t2导通,将电源电压端s的低电压传输至第一输出端out1c,第一输出端out1c的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端inb处接收的低电压的输入信号传输至第二输出端out2c,第二输出端out2c的输出信号为低电压信号。

在此情况下,在多路选择器110中,多路选择电路10b的第二输出端out2b所耦接的数据线上传输高电压信号,其余的输出端所耦接的数据线上传输的信号均为低电压信号。这样,多路选择电路10b的第二输出端out2b所耦接的子像素中的像素电路写入为高电压信号,即,像素电路中的开关晶体管将高电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为高电压,驱动晶体管会被导通;感测晶体管处于导通状态,感测线通过感测晶体管检测驱动晶体管的源极的电压,以感测与多路选择电路10b的第二输出端out2b耦接的子像素中的像素电路中的驱动晶体管的阈值电压。并且,其余的输出端所耦接的子像素的像素电路写入为低电压信号,即,像素电路中的开关晶体管将低电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为低电压,驱动晶体管均被处于截止状态,其余的输出端所耦接的子像素的像素电路中的驱动晶体管的阈值电压,不会影响感测与多路选择电路10b的第二输出端out2b耦接的子像素中的像素电路中的驱动晶体管的阈值电压。因此,在感测线可以检测与多路选择电路10b的第二输出端out2b所耦接的子像素(例如偶数列像素中的第二颜色子像素)中的像素电路中的驱动晶体管的阈值电压的过程中,可以避免与其余的输出端耦接的子像素因电位不受控状态(例如floating)而导致信号存在噪声干扰,使得与其余的输出端耦接的子像素错误开启,影响感测线可以检测与多路选择电路10b的第二输出端out2b耦接的子像素中的像素电路中的驱动晶体管的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

示例性地,参考图10,在多路选择电路10a中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t2导通,将电源电压端s的低电压传输至第一输出端out1a,第一输出端out1a的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端ina处接收的低电压的输入信号传输至第二输出端out2a,第二输出端out2a的输出信号为低电压信号。在多路选择电路10b中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t1导通,将电源电压端s的低电压传输至第一输出端out1b,第一输出端out1b的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端inb处接收的低电压的输入信号传输至第二输出端out2b,第二输出端out2b的输出信号为低电压信号。在多路选择电路10c中,第二晶体管t2响应于高电压的第二控制信号,第二晶体管t2导通,将电源电压端s的低电压传输至第一输出端out1c,第一输出端out1c的输出信号为低电压信号;第三晶体管t3响应于高电压的第三控制信号,第三晶体管t3导通,将在输入信号端inb处接收的高电压的输入信号传输至第二输出端out2c,第二输出端out2c的输出信号为高电压信号。

在此情况下,在多路选择器110中,多路选择电路10c的第二输出端out2c所耦接的数据线上传输高电压信号,其余的输出端所耦接的数据线上传输的信号均为低电压信号。这样,多路选择电路10c的第二输出端out2c所耦接的子像素中的像素电路写入为高电压信号,即,像素电路中的开关晶体管将高电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为高电压,驱动晶体管会被导通;感测晶体管处于导通状态,感测线通过感测晶体管检测驱动晶体管的源极的电压,以感测与多路选择电路10c的第二输出端out2c耦接的子像素中的像素电路中的驱动晶体管的阈值电压。并且,其余的输出端所耦接的子像素的像素电路写入为低电压信号,即,像素电路中的开关晶体管将低电压信号写入驱动晶体管的控制极(即栅极),使得驱动晶体管的栅极的电压为低电压,驱动晶体管均被处于截止状态,其余的输出端所耦接的子像素的像素电路中的驱动晶体管的阈值电压,不会影响感测与多路选择电路10c的第二输出端out2c耦接的子像素中的像素电路中的驱动晶体管的阈值电压。因此,在感测线可以检测与多路选择电路10c的第二输出端out2c所耦接的子像素(例如偶数列像素中的第三颜色子像素)中的像素电路中的驱动晶体管的阈值电压的过程中,可以避免与其余的输出端耦接的子像素因电位不受控状态(例如floating)而导致信号存在噪声干扰,使得与其余的输出端耦接的子像素错误开启,影响感测线可以检测与多路选择电路10c的第二输出端out2c耦接的子像素中的像素电路中的驱动晶体管的阈值电压的精确度,从而提高了感测数据的准确性,提高了显示效果。

需要说明的是,在每条感测线感测一个像素电路的驱动晶体管的阈值电压的结束时刻与该感测线感测下一个像素电路的驱动晶体管的阈值电压的开始时刻之间,需要对该感测线进行复位。例如在对感测线进行复位时,感测线在感测一行像素中奇数列像素中的第一颜色子像素结束时刻至感测一行奇数列像素中的第二颜色子像素开始之时刻之间(例如图15中的时间段w),对感测线进行复位,例如,对于第二行像素,第一扫描信号g1(2)和第二扫描信号g2(2)持续为高电压信号,像素电路中的开关晶体管和感测晶体管导通,输入信号为低电压信号(即复位信号),数据线上的信号为低电压信号,此时感测线上的信号均为低电压信号。

在此基础上,在一些实施例中,在显示面板的显示阶段,显示面板中的数据线上传输显示所需的数据信号。此时,多路选择电路不会将电源电压端的电压输出,即,第一输出端和第二输出端均不会输出电源电压端的电压。示例性地,在显示阶段,第一选择子电路中的第二晶体管响应于第二控制信号(例如低电压信号),第二晶体管截止,第二晶体管不会将电源电压端的电压传输至第一输出端,第二选择子电路中的第四晶体管响应于第四控制信号(例如低电压信号),第四晶体管截止,第四晶体管不会将电源电压端的电压传输至第二输出端。在此阶段,第一选择子电路中的第一晶体管响应于第一控制信号(例如高电压信号),第一晶体管导通,并将输入信号端的输入信号传输至第一输出端,第二选择子电路中的第三晶体管响应于第三控制信号(例如高电压信号),第三晶体管导通,并将输入信号端的输入信号传输至第二输出端。这样,多路选择电路的第一输出端和第二输出端耦接的数据线上均传输在输入信号端接收的输入信号,以使像素电路写入对应的输入信号,驱动发光器件显示不同的灰阶。

在此情况下,第一电压控制子电路根据电源电压端的电压和在第二控制端处接收的第二控制信号,控制第一选择子电路在第二控制端处接收的第二控制信号的电压。例如,电源电压端的电压为低电压,第一电压控制子电路根据在第二控制端处接收的低电压的第二控制信号,可以控制第一选择子电路在第二控制端处接收的第二控制信号的电压为低电压。例如,第一电压控制子电路中的第一电容器的存储作用,存储低电压的第二控制信号,并控制第一选择子电路中的第二晶体管的控制极的电压为低电压,控制第一选择子电路中的第二晶体管响应的第二控制信号为低电压,此时,第二晶体管的控制极的电压为低电压,使得第二晶体管截止,不会将电源电压端的电压传输至第一输出端。相应的,第二电压控制子电路根据电源电压端的电压和在第四控制端处接收的第四控制信号,控制第二选择子电路在第四控制端处接收的第四控制信号的电压。例如,电源电压端的电压为低电压,根据在第四控制端处接收的低电压的第四控制信号,第二电压控制子电路控制可以第二选择子电路在第四控制端处接收的第四控制信号的电压为低电压。例如,第二电压控制子电路中的第二电容器的存储作用,存储低电压的第四控制信号,并控制第二选择子电路中的第四晶体管的控制极的电压为低电压,控制第二选择子电路中的第四晶体管响应的第四控制信号为低电压,此时,第四晶体管的控制极的电压为低电压,使得第四晶体管截止,不会将电源电压端的电压传输至第二输出端。

在此基础上,在显示阶段,第二控制信号线可以在较短时间段内向其耦接的第二控制端传输第二控制信号,第一选择子电路中的第二晶体管响应该第二控制信号(例如低电平电压),第二晶体管截止,第一电压控制子电路中的第一电容器存储该第二控制信号,并且,第一电容器可以向第二晶体管提供该第二控制信号,使得第二晶体管维持截止状态。这样,在显示阶段,第二控制信号线不用持续向第二控制端传输第二控制信号,即,第二控制信号线可以停止向第二控制端给电,从而可以降低显示装置的硬件瞬态功耗。相应的,在显示阶段,第四控制信号线可以在较短时间段内向其耦接的第四控制端传输第四控制信号,第二选择子电路中的第四晶体管响应该第四控制信号(例如低电平电压),第四晶体管截止,第二电压控制子电路中的第二电容器存储该第四控制信号,并且,第二电容器可以向第四晶体管提供该第四控制信号,使得第四晶体管维持截止状态。这样,在显示阶段,第四控制信号线不用持续向第四控制端传输第四控制信号,即,第四控制信号线可以停止向第四控制端给电,从而可以降低显示装置的硬件瞬态功耗。

需要说明的是,为了描述方便,本公开的实施例将一些信号端(或控制端、电压端)、一些信号端传输的信号、以及一些信号端所耦接的信号线均采用相同符号表示,但各自的属性不相同。

在本公开的一些实施例中,如图5和图12a所示,显示装置200还包括至少一个数据信号传输通道211。示例性地,一个多路选择电路通过一个数据传输通道与源极驱动器耦接。示例性地,在多路选择器包括三个多路选择电路的情况下,多路选择器通过三个数据传输通道与源极驱动器耦接。

可以理解的是,源极驱动器210的一个输出端口通过一个数据传输通道211与一个多路选择电路10的输入信号端in耦接。因此,减少了源极驱动器210的输出端口的数量,减少了源极驱动器210与多路选择电路10耦接的数据传输通道211的数量。

示例性地,源极驱动器与显示面板的衬底基板绑定,并与多路选择电路耦接。

需要说明的是,上述的多路选择电路也可以集成在源极驱动器内部,有益效果与源极驱动器的有益效果相同,此处不再赘述。

在一些实施例中,显示装置还包括adc(analogtodigitalconverter,模数转换器)。adc与多条感测线耦接。adc被配置为感测来自感测线的信号。

可以理解的是,在每条感测线感测一个像素电路的驱动晶体管的阈值电压的结束前的预设时间内,adc对该感测线进行采样,以感测到该感测线感测的一个像素电路的驱动晶体管的阈值电压。例如,参考图15,在每条感测线感测一个像素电路的驱动晶体管的阈值电压的结束前的预设时间u内,adc响应于感测控制信号spr_l,例如感测控制信号spr_l的电压为高电压,adc检测感测线上的信号的电压。这样,adc感测到每条感测线上感测的对应的像素电路中的驱动晶体管的阈值电压,并通过源极驱动器将阈值电压补偿至对应的像素电路中。需要说明的是,上述的预设时间为adc感测来自每条感测线的信号的时间,该预设时间的长短可以根据实际情况进行设计,在此不作限定。

此外,显示装置除了可以在显示面板关机状态感测驱动晶体管的阈值电压,还可以在消隐期间(blank)实时感测驱动晶体管的k值(例如k=w/l×c×u,w/l为驱动晶体管的宽长比,c为沟道绝缘层电容,u为沟道载流子迁移率)。

示例性地,显示装置可以将感测得到的阈值电压与像素电路的显示数据信号进行叠加以得到一叠加数据信号,并将叠加信号输入至像素电路中,在每一帧时间内,像素电路根据叠加数据信号对驱动晶体管的实际阈值电压进行内部补偿,另外,还可以在消隐阶段(blank)侦测驱动晶体管的迁移率(k)。

本公开的实施例提供一种多路选择电路的驱动方法,多路选择电路采用上述任一实施例中的多路选择电路。示例性地,多路选择电路包括第一选择子电路和第二选择子电路。第一选择子电路与第一控制端、第二控制端、输入信号端、电源电压端和第一输出端耦接。第二选择子电路与第三控制端、第四控制端、输入信号端、电源电压端和第二输出端耦接。

多路选择电路的驱动方法,包括:第一选择子电路响应于在第一控制端接收的第一控制信号,将在输入信号端处接收的输入信号传输至第一输出端;第二选择子电路响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至第二输出端。第一选择子电路响应于在第二控制端处接收的第二控制信号,将电源电压端的电压传输至第一输出端;第二选择子电路响应于在第三控制端处接收的第三控制信号,将在输入信号端处接收的输入信号传输至第二输出端。

需要说明的是,上述的多路选择电路的驱动方法与上述的多路选择电路的有益效果相同,此处不再赘述。

本公开的实施例提供一种多路选择器的驱动方法,采用上述任一实施例中的多路选择器。示例性地,多路选择器包括多个多路选择电路,每个多路选择电路包括第一选择子电路和第二选择子电路,第一选择子电路与第一控制端、第二控制端、输入信号端、电源电压端和第一输出端耦接;第二选择子电路与第三控制端、第四控制端、输入信号端、电源电压端和第二输出端耦接。多个多路选择电路的输入信号端不同,第一输出端不同,第二输出端不同。

多路选择器的驱动方法,包括:

每个多路选择电路中的第一选择子电路响应于在第一控制端接收的第一控制信号,将在其所耦接的输入信号端处接收的输入信号传输至其所耦接的第一输出端;每个多路选择电路中的第二选择子电路响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至其所耦接的第二输出端。

每个多路选择电路中的第一选择子电路响应于在第二控制端处接收的第二控制信号,将电源电压端的电压传输至其所耦接的第一输出端;每个多路选择电路中的第二选择子电路响应于在第三控制端处接收的第三控制信号,将在其所耦接的输入信号端处接收的输入信号传输至其所耦接的第二输出端。

需要说明的是,上述的多路选择器的驱动方法与上述的多路选择器的有益效果相同,此处不再赘述。

本公开的实施例提供一种显示装置的驱动方法,采用上述任一实施例中的显示装置。示例性地,显示装置中的显示面板中的每个像素包括多个子像素,每个子像素包括像素电路,像素电路包括驱动晶体管。显示面板还包括多条感测线。显示面板中的多路选择器所耦接的多个像素与一条感测线耦接,即,多路选择器所耦接的多个像素中的每个子像素中的像素电路与一条感测线耦接。

显示装置的驱动方法包括:

源极驱动器向显示面板中的多路选择器中的各多路选择电路提供输入信号。

其中,多路选择器中的各多路选择电路接收的输入信号不完全相同。例如,多路选择电路中的一个多路选择电路接收高电压(高电平)的输入信号,其余多路选择电路接收低电压(低电平)的输入信号,在此情况下,接收高电压的输入信号的多路选择电路所耦接的像素中的子像素的像素电路的驱动晶体管的阈值电压可以被感测线感测。

多路选择器中的多路选择电路中的第一选择子电路响应于在第一控制端接收的第一控制信号,将在其所耦接的输入信号端处接收的输入信号传输至其所耦接的第一输出端;多路选择器中的多路选择电路中的第二选择子电路响应于在第四控制端处接收的第四控制信号,将电源电压端的电压传输至其所耦接的第二输出端。

感测线感测第一输出端所耦接的像素中子像素中的像素电路的驱动晶体管的阈值电压。

需要说明的是,一条感测线在同一时刻感测一个像素电路的驱动晶体管的阈值电压。也即,对于多路选择器中的多个多路选电路的第一输出端所耦接的像素电路中的驱动晶体管的阈值电压,一条感测线分别在不同的时刻进行感测。

例如,多路选择器中的一个多路选择电路的第一输出端输出高电压信号,其余多路选择电路的第一输出端输出低电压信号,感测线对该一个多路选择电路的第一输出端所耦接的像素中的像素电路中的驱动晶体管的阈值电压进行感测。此时,一个多路选择电路的第二输出端以及其余多路选电路的第一输出端和第二输出端的输出信号均为低电压信号。这样,不会影响感测线感测阈值电压的准确性。

多路选择器中的多路选择电路中的第一选择子电路响应于在第二控制端处接收的第二控制信号,将电源电压端的电压传输至其所耦接的第一输出端;多路选择器中的多路选择电路中的第二选择子电路响应于在第三控制端处接收的第三控制信号,将在其所耦接的输入信号端处接收的输入信号传输至其所耦接的第二输出端。

感测线感测第二输出端所耦接的像素中子像素中的像素电路的驱动晶体管的阈值电压。

可以理解的是,对于多路选择器中的多个多路选电路的第二输出端所耦接的像素电路中的驱动晶体管的阈值电压,一条感测线分别在不同的时刻进行感测。

例如,多路选择器中的一个多路选择电路的第二输出端输出高电压信号,其余多路选择电路的第二输出端输出低电压信号,感测线对该一个多路选择电路的第二输出端所耦接的像素中的像素电路中的驱动晶体管的阈值电压进行感测。此时,一个多路选择电路的第一输出端以及其余多路选电路的第一输出端和第二输出端的输出信号均为低电压信号。这样,不会影响感测线感测阈值电压的准确性。

需要说明的是,上述的显示装置的驱动方法与上述的显示装置的有益效果相同,此处不再赘述。

以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。

起点商标作为专业知识产权交易平台,可以帮助大家解决很多问题,如果大家想要了解更多知产交易信息请点击 【在线咨询】或添加微信 【19522093243】与客服一对一沟通,为大家解决相关问题。

此文章来源于网络,如有侵权,请联系删除

相关标签:
tips