显示驱动电路及显示装置的制作方法
本申请涉及显示技术领域,特别涉及一种显示驱动电路及显示装置。
背景技术:
当前显示产业发展日新月异,显示应用也已融入到人们生活的方方面面,新型显示模式不断出现,传统lcd行业已日趋饱和,发展速度逐渐减缓。以oled、microled、miniled为代表的新型显示方式受到产业的追捧,发展迅速。
led显示方式不同于传统lcd显示,其为电流驱动型器件,即通过电流控制其发光亮度;而lcd则是电压控制显示,通过电压控制液晶分子旋转来实现显示。不同于电压驱动,电流驱动的器件在低电流驱动时电流的精度及均一性的控制都变得更为困难;同时由于tft器件特性的均一性和稳定性影响,都使得电流驱动比电压驱动更为困难。为了提升电流驱动的均一性,行业内工作人员进行了很多研究,如补偿电路等。数字驱动也是一种可以有效改善均一性的驱动方式,其通过控制发光时间的长短来控制发光亮度,tft及led只有两种状态,开与关,因此,不会因为器件工作状态的不同导致显示均一性的下降。
但是,采用时间比的数据驱动方式存在其固有的缺点,因为其利用每个子帧控制的发光方式,驱动面板的分辨率越高,色彩比特数越高,其行扫描时间越短。当前ltpstft的驱动能力限制,时间比数字驱动方式可驱动的分辨率和比特数都比较低,不利于作精细的显示。
因此,现有技术存在缺陷,急需改进。
技术实现要素:
本申请实施例的目的在于提供一种显示驱动电路及显示装置,可以提高显示装置的灰阶数,从而可以提高显示质量。
第一方面,本申请实施例提供了一种显示驱动电路,包括:
多组数据信号线,每一组所述数据信号线包括n条数据信号线;
多个栅极扫描线;
多个像素驱动单元,每一所述像素驱动单元包括n个第一mos管以及n个第二mos管,n个所述第一mos管的输入端接入驱动电压,n个所述第一mos管的输出端连接对应的led发光单元,并用于向所述led发光单元输出驱动电流,n个所述第一mos管的栅极与n个所述第二mos管的输出端一一对应地连接,n个所述第一mos管的输入端与同一组的n条数据信号线一一对应地连接,n个所述第一mos管的栅极与一所述栅极扫描线连接,其中,n为大于2的正整数。
可选地,在本申请实施例所述的显示驱动电路中,所述多个像素驱动单元呈矩形阵列分布;
每一行所述像素驱动单元的第一mos管的栅极与一所述栅极扫描线连接;每一列所述像素驱动单元共用一组数据信号的多条数据信号线连接。
可选地,在本申请实施例所述的显示驱动电路中,每一所述像素驱动单元包括2个所述第一mos管以及2个所述第二mos管。
可选地,在本申请实施例所述的显示驱动电路中,所述第一mos管为pmos管,所述第二nmos管为nmos管。
可选地,在本申请实施例所述的显示驱动电路中,每一所述数据信号线对应的灰阶比特数为m,每一所述像素驱动单元输出驱动电流对应的灰阶数量为nm。
可选地,在本申请实施例所述的显示驱动电路中,还包括第一栅极驱动器以及数据驱动器;
所述第一栅极驱动器与每一所述栅极扫描线的一端连接;
所述数据驱动器与每一所述数据信号线连接。
可选地,在本申请实施例所述的显示驱动电路中,还包括第二栅极驱动器;
每一所述第二栅极驱动器与每一所述栅极扫描线的另一端连接。
可选地,在本申请实施例所述的显示驱动电路中,从所述数据驱动器输入到所述数据信号线中的数据信号的幅度相同。
可选地,在本申请实施例所述的显示驱动电路中,n列所述数据信号线中,从所述数据驱动器获取数据信号的电压幅度值由第一列所述数据信号线至第n列所述数据信号线的方向逐渐减小。
第二方面,本申请实施例还提供了一种显示装置,包括上述任一项所述的显示驱动电路以及发光阵列,所述发光阵列包括多个呈阵列分布的led发光单元,所述多个呈阵列分布的led发光单元均与所述显示驱动电路电连接。
由上可知,本申请实施例通过提供一种显示驱动电路,包括:多组数据信号线,每一组所述数据信号线包括n条数据信号线;多个栅极扫描线;多个像素驱动单元,每一所述像素驱动单元包括n个第一mos管以及n个第二mos管,n个所述第一mos管的输入端接入驱动电压,n个所述第一mos管的输出端连接对应的led发光单元,并用于向所述led发光单元输出驱动电流,n个所述第一mos管的栅极与n个所述第二mos管的输出端一一对应地连接,n个所述第一mos管的输入端与同一组的n条数据信号线一一对应地连接,n个所述第一mos管的栅极与一所述栅极扫描线连接;从而可以提高该显示装置的灰阶数,可以提高灰阶控制的灵敏度,可以提高显示质量。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1是本申请一些实施例中的显示驱动电路的一种结构示意图。
图2是本申请一些实施例中的显示驱动电路的一条信号线的灰阶时序示意图。
图3是本申请一些实施例中的显示驱动电路的像素驱动单元的一种结构示意图。
图4是本申请一些实施例中的显示驱动电路的驱动时序图。
图5是本申请一些实施例中的显示驱动电路的另一种结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。
在本申请的描述中,需要说明的是,术语“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该申请产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
还需要说明的是,除非另有明确的规定和限定,术语“设置”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
请参照图1,图1是本申请一些实施例中的一种显示驱动电路的结构示意图,该显示驱动电路,包括:多组数据信号线101、多个栅极扫描线102、多个像素驱动单元103、第一栅极驱动器104以及信号驱动器105。
请同时参照图3,其中,该多组数据信号线101中的每一组所述数据信号线包括n条数据信号线101。每一组的各条数据信号线101分别与该数据驱动器105连接,以接入数据信号。其中,多个栅极扫描线102中的每一栅极扫描线102分别与该第一栅极驱动器104连接以接入栅极扫描信号。该多个像素驱动单元103呈矩形阵列分布。每一所述像素驱动单元103包括n个第一mos管m1以及n个第二mos管m2,n个所述第一mos管m1与n个所述第二mos管m2一一对应,n个所述第一mos管m1的输入端接入驱动电压vdd,n个所述第一mos管m1的输出端连接对应led发光单元l1,并用于向对应led发光单元l1输出驱动电流,n个所述第一mos管m1的栅极与n个所述第二mos管m2的输出端一一对应地连接,n个所述第一mos管m1的输入端与同一组的n条数据信号线101一一对应地连接,n个所述第一mos管m1的栅极与一所述栅极扫描线102连接。其中,n为大于2的正整数。
其中,在本实施例中,n的取值为2,也即是,每一像素驱动单元103包括2个所述第一mos管m1以及2个所述第二mos管m2。当然,可以理解地,在一些实施例中,n的取值还可以为3、4或者5等数值。
其中,每一行像素驱动单元103的第一mos管m1的栅极与一栅极扫描线102连接;每一列所述像素驱动单元103共用一组数据信号线101的多条数据信号线101。也即是,该多个像素驱动单元103的多行与该多个栅极扫描线102一一对应。该多个像素驱动单元103的多列与该多组数据信号线101一一对应。
其中,每一所述数据信号线101对应的灰阶比特数为m,每一所述像素驱动单元103输出驱动电流对应的灰阶数量为nm。例如,图2所示,在每1帧显示中,根据显示灰阶比特数,划分为不同子帧,如8bit,子帧时间比为1:2:4:8:16:32:64:128,在不同灰阶显示中点亮不同的子帧以实现不同灰阶显示。最小子帧时间确定了扫描单行的最短时间。例如,该n的取值为2时,该像素驱动单元可以有0、1、2三种状态,其中,0对应该组数据信号线101的两条数据信号线均为低电平;1对应该组数据信号线101的两条数据信号线中的一条数据信号线101为1,另一条数据信号线101为0;2对应该组数据信号线101的两条数据信号线101均为高电平。因此,该像素驱动单元103对应的灰阶数为nm=38=6561灰阶。
由于传统数字驱动电路对应led发光单元只要有两种发光状态,分别为不发光(0),发光(1)。通过控制led发光单元的发光时间实现控制不同的显示亮度。例如,发光时间为1单位时间为1灰阶,发光时间为255个单位时间为255灰阶;所以对于一个8bit的显示来说,最小单位时间为总发光时间的1/255,比如60hz的显示,一帧发光时间为16.7ms,那么最小单位时间为65us,那么电路驱动的行数就会受到限制。而本申请中,led发光单元的发光存在三种状态,分别为不发光(0,两个第一mos管都不导通),1/2发光(1,一个第一mos管导通,一个第一mos管不导通),全发光(2,两个第一mos管都导通),那么对于上述例子,传统方案实现8bit共256灰阶,本方案可实现38=6561灰阶,可以实现更高的灰阶数。
具体地,在一些实施例中可该第一mos管m1为pmos管,该第二mos管m2为nmos管。当然,可以理解地,在一些实施例中,该第一mos管还可以为nmos管。
其中,该栅极驱动器104主要用于提供像素驱动单元的栅极驱动信号,其可以由栅极驱动芯片组成或者由goa电路组成。
其中,该数据驱动器105主要提供像素驱动单元的数据信号,由数据芯片组成。
结合图4所示,可以理解地,在一些实施例中,从所述数据驱动器104输入到每一所述数据信号线101中的数据信号的幅度相同。
在另一些实施例中,每一所述数据信号线101从所述数据驱动器105获取数据信号的电压幅度值与其连接的对应列的像素驱动单元103的列号负相关。换言之,n列所述数据信号线101中,从所述数据驱动器105获取数据信号的电压幅度值由第一列所述数据信号线101至第n列所述数据信号线101的方向逐渐减小。也即是对应列的像素驱动单元103距离栅极驱动器104的距离越远,对应的数据信号线101接入的数据信号的电压幅度越高,从而抵消由于栅极扫描线的长度导致的寄生电阻,距离较远的像素驱动单元获取的栅极扫描电压较小,因此,可以通过增大其对应的数据信号101的数据信号的电压幅度,使得不同距离处的像素驱动单元103可以输出相同大小的驱动电流,可以提高显示的均匀度。
如图5所示,在一些实施例中,在上述实施例的基础上,显示驱动电路中,还包括第二栅极驱动器106。第二栅极驱动器106与每一所述栅极扫描线102的另一端连,从而可以避免距离第一栅极驱动器106较远处的像素驱动单元103获取的栅极扫描电压的驱动力不足。
由上可知,本申请通过提供一种显示驱动电路,包括:多组数据信号线,每一组所述数据信号线包括n条数据信号线;多个栅极扫描线;多个像素驱动单元,每一所述像素驱动单元包括n个第一mos管以及n个第二mos管,n个所述第一mos管与n个所述第二mos管一一对应,n个所述第一mos管的输入端接入驱动电压,n个所述第一mos管的输出端连接并用于输出驱动电流至对应led发光单元,n个所述第一mos管的栅极与n个所述第二mos管的输出端一一对应地连接,n个所述第一mos管的输入端与同一组的n条数据信号线一一对应地连接,n个所述第一mos管的栅极与一所述栅极扫描线连接;从而可以提高该显示装置的灰阶数,可以提高灰阶控制的灵敏度,可以提高显示质量。
本申请实施例还提供了一种显示装置,包括上述任一实施例所述的显示驱动电路以及发光阵列,所述发光阵列包括多个呈阵列分布的led发光单元,所述多个呈阵列分布的led发光单元均与所述显示驱动电路电连接。
其中,该led发光单元为一个或者多个led管。该led发光单元为microled或者miniled的led发光单元。
以上所述仅为本申请的实施例而已,并不用于限制本申请的保护范围,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
起点商标作为专业知识产权交易平台,可以帮助大家解决很多问题,如果大家想要了解更多知产交易信息请点击 【在线咨询】或添加微信 【19522093243】与客服一对一沟通,为大家解决相关问题。
此文章来源于网络,如有侵权,请联系删除