HI,欢迎来到起点商标网!
24小时服务QQ:2880605093

一种显示基板及其驱动方法、显示装置与流程

2021-01-25 12:01:43|271|起点商标网
一种显示基板及其驱动方法、显示装置与流程

本公开涉及显示技术领域,特别涉及一种显示基板及其驱动方法、显示装置。



背景技术:

有机发光二极管(organiclightemittingdiode,oled)因其自发光、宽视角及响应速度快等优点被广泛应用于显示领域中。



技术实现要素:

本公开实施例提供的一种显示基板,包括:

衬底基板,具有独立设置的多个像素岛,所述像素岛包括阵列分布的多个子像素;

像素电路,位于所述子像素内,所述像素电路包括驱动晶体管和发光器件,所述驱动晶体管的第一极与第一电源端电连接,所述驱动晶体管的第二极与所述发光器件的阳极电连接,所述发光器件的阴极与第二电源端电连接;

多个发光控制电路,位于相邻所述像素岛之间的间隙处,所述发光控制电路电连接于所述第一电源端和所述驱动晶体管的第一极之间。

可选地,在本公开实施例提供的上述显示基板中,至少一个所述像素岛内的所有驱动晶体管的第一极均电连接同一所述发光控制电路,不同所述像素岛内的驱动晶体管的第一极电连接的发光控制电路不同。

可选地,在本公开实施例提供的上述显示基板中,所述发光控制电路包括第一开关晶体管,所述第一开关晶体管的栅极与发光控制端电连接,所述第一开关晶体管的第一极与所述第一电源端电连接,所述第一开关晶体管的第二极与所述驱动晶体管的第一极电连接。

可选地,在本公开实施例提供的上述显示基板中,还包括多个电阻,所述电阻位于相邻所述像素岛之间的间隙处;

所述电阻的第一端与所述发光器件的阳极电连接,所述电阻的第二端接地。

可选地,在本公开实施例提供的上述显示基板中,至少一个所述像素岛内的所有发光器件的阳极均电连接同一所述电阻,不同所述像素岛内的发光器件的阳极电连接的电阻不同。

可选地,在本公开实施例提供的上述显示基板中,所述电阻的阻值大于10kω。

可选地,在本公开实施例提供的上述显示基板中,相邻所述像素岛之间的间隙宽度为10μm-30μm。

可选地,在本公开实施例提供的上述显示基板中,所述像素电路还包括:第二开关晶体管、第三开关晶体管和电容;其中,

所述第二开关晶体管的栅极与扫描控制端电连接,所述第二开关晶体管的第一极与数据信号端电连接,所述第二开关晶体管的第二极与所述驱动晶体管的栅极电连接;

所述第三开关晶体管的栅极与检测控制端电连接,所述第三开关晶体管的第一极与检测信号端电连接,所述第三开关晶体管的第二极与所述发光器件的阳极电连接;

所述电容电连接于所述驱动晶体管的栅极和第一极之间。

可选地,在本公开实施例提供的上述显示基板中,还包括多条感测线;同一列所述子像素中的检测信号端与同一条所述感测线电连接,不同列所述子像素中的检测信号端电连接不同的所述感测线。

可选地,在本公开实施例提供的上述显示基板中,同一所述像素岛内的各所述发光器件的发光颜色相同。

可选地,在本公开实施例提供的上述显示基板中,多个所述像素岛呈阵列分布,且多个所述像素岛中具有多个显示红色的第一像素岛、多个显示绿色的第二像素岛以及多个显示蓝色的第三像素岛。

相应地,本公开实施例还提供了一种显示装置,包括本公开实施例提供的上述显示基板。

相应地,本公开实施例还提供了一种本公开实施例提供的上述显示基板的驱动方法,包括:

重置阶段,对像素电路中的驱动晶体管与发光器件进行初始化;

数据写入阶段,将数据信号与所述驱动晶体管的阈值电压写入所述驱动晶体管的控制极;

发光阶段,控制所述驱动晶体管驱动所述发光器件发光。

可选地,在本公开实施例提供的上述驱动方法中,在所述发光阶段,当确定所述发光器件的发光灰阶为预设灰阶时,固定所述第一电源端的电压,通过调节所述第一开关晶体管的占空比实现不同灰阶显示。

附图说明

图1为本公开实施例提供的一种显示基板的俯视结构示意图;

图2为本公开实施例提供的一种显示基板中一个像素岛的结构示意图;

图3为本公开实施例提供的一种电位特性示意图;

图4为本公开实施例提供的一种显示基板的驱动方法的流程示意图;

图5为图4对应的一种显示基板工作时序示意图;

图6为图4对应的又一种显示基板工作时序示意图。

具体实施方式

为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互组合。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。

除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“内”、“外”、“上”、“下”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。

需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本公开内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。

目前,对于具有像素岛区的显示基板一般可以应用于虚拟现实(virtualreality,vr)显示装置,或,增强现实(augmentedreality,ar)显示装置中。以vr显示装置为例,显示装置中还可以设置有多个微透镜,各个像素岛区发出的不同颜色的光线可以经过微透镜呈现至一实像面上,完成显示。

具有像素岛区的vr或ar显示装置,可以达到视网膜(retinadisplay)显示,如300ppi,换算为角分辨率(pixelsperdegree,ppd)为60ppd。假设按照用户双眼重迭时视场角为120度计算,则单眼所需的像素数量即需要达到7200*7200,即每行需要设置7200个像素,每列也需要设置7200个像素。假设像素中的发光器件为硅基oled,即采用硅基材料制成,则基于成本和工艺影响,硅基oled显示基板的尺寸一般小于或等于1.5inch,进而对显示基板的分辨率(pixelperinch,ppi)提出了更高的要求。

为了满足高ppi的需求,硅基oled尽量采用简单的像素电路驱动方式,确保mos管数量最小,并且mos管尺寸需求尽量的小。由于mos管数量的减小和尺寸减小,会带来一系列的问题,例如mos管阈值电压vth均匀性的问题,mos管的疲劳导致的阈值电压vth偏移问题等,因此像素电路一般采用具有外部补偿功能的3t1c像素电路方案。

硅基oled的像素较小,所需电流较小,通常为几十pa到几十na,且针对我们这种新型的像素岛显示模式,需要的是蒸镀rgb的oled发光器件,而非传统woled的发光器件,因此硅基oled所需的电流更小,一般为0.1pa到几na。但是针对3t1c像素电路,这会使得硅基oled在实现低灰阶显示时出现困难。因此有必要提出一种方案在实现高ppi的同时解决低灰阶显示困难的问题。

有鉴于此,本公开实施例提供的一种显示基板,如图1和图2所示,图1为显示基板的俯视结构示意图,图2为以一个像素岛为例,示出了显示基板的另一种结构示意图,该显示基板具体可以包括:

衬底基板1,具有独立设置的多个像素岛(例如像素岛r、像素岛g、像素岛b),像素岛(如像素岛r,如图2所示)包括阵列分布的多个子像素2;本发明实施例以每个像素岛均包括阵列分布的多个子像素2为例进行说明;

像素电路3,位于子像素2内,像素电路3包括驱动晶体管dt和发光器件l,驱动晶体管dt的第一极与第一电源端vdd电连接,驱动晶体管dt的第二极与发光器件l的阳极电连接,发光器件l的阴极与第二电源端vss电连接。

多个发光控制电路4,位于相邻像素岛之间的间隙处(如图1所示,位于像素岛r和b之间;如图2所示,位于像素岛r外侧),发光控制电路4电连接于第一电源端vdd和驱动晶体管dt的第一极之间。

本公开实施例提供的上述显示基板,采用像素岛的驱动方式,可以保证硅基oled实现高ppi;另外,通过增加电连接于第一电源端vdd和驱动晶体管dt的第一极之间的发光控制电路4,这样在显示低灰阶画面时,可以固定低灰阶中对应最大的vdd电压,通过控制发光控制电路4的开启时长(脉冲宽度调制(pwm)的方法),来实现不同低灰阶显示,从而可以解决由于硅基oled像素电流小,低灰阶显示困难的问题;并且,本公开增加的发光控制电路4是设置在相邻像素岛之间的间隙处的,因此不会增加原本子像素的面积,使得像素岛内可以设置相对较多数量的子像素,为实现高ppi奠定了基础。因此本公开实施例可以在实现高ppi的基础上,解决目前硅基oled像素电流小,低灰阶显示困难的问题。

在具体实施时,在本公开实施例提供的上述显示基板中,至少一个像素岛内的所有驱动晶体管的第一极均电连接同一发光控制电路,具体地,如图2所示,以像素岛r为例,且以像素岛r内包括9个子像素2为例进行说明,9个子像素2中的驱动晶体管dt的第一极均电连接同一发光控制电路4,图2中仅示意左上角第一个子像素2内的驱动晶体管dt的第一极电连接发光控制电路4,其余8个子像素2内驱动晶体管dt的第一极(em-net表示)没有具有示意出连接到该发光控制电路4,但是实际制作时像素岛r内所有驱动晶体管dt的第一极均是电连接到发光控制电路4的,即一个像素岛内的所有子像素共用同一个发光控制电路4;具体地,本发明实施例以每个像素岛(r、g、b)内的所有驱动晶体管dt的第一极均电连接同一发光控制电路4为例进行说明。

不同像素岛内的驱动晶体管的第一极电连接的发光控制电路不同,具体地,如图1所示,例如像素岛r、像素岛g和像素岛b,像素岛r内驱动晶体管的第一极电连接的发光控制电路、像素岛g内驱动晶体管的第一极电连接的发光控制电路以及像素岛b内驱动晶体管的第一极电连接的发光控制电路为不同的控制电路,即图1中各像素岛均对应不同的发光控制电路,这样可以以像素岛为单位,调节低灰阶显示时的时序,实现低灰阶显示困难的问题。

在具体实施时,在本公开实施例提供的上述显示基板中,如图2所示,发光控制电路4可以包括第一开关晶体管t1,第一开关晶体管t1的栅极与发光控制端em电连接,第一开关晶体管t1的第一极与第一电源端vdd电连接,第一开关晶体管t1的第二极与驱动晶体管dt的第一极电连接。具体地,像素包括0-255共256个灰阶,例如0-50为低灰阶,不同灰阶显示对应的驱动电压不同,灰阶越小,驱动电压越小,由于硅基oled需要的像素电流特别小,一般为0.1pa到几na,这样很难通过改变第一电源端vdd的驱动电压实现不同低灰阶显示,因此本公开通过增加第一开关晶体管t1,低灰阶显示时,在发光阶段,在发光控制端em信号的控制下导通第一开关晶体管t1,固定0-50低灰阶中最大灰阶50对应的驱动电压,通过调节第一开关晶体管t1的导通时长来实现低灰阶中不同灰阶显示,导通时长越长,对应的灰阶越大。

在具体实施时,在采用像素岛驱动方式的新型显示模式中,硅基oled需求的电流很小,l0到l255灰阶的电流范围为0.1pa~5na,这已超出硅基oled中mos管的驱动能力,一般coms管的关态电流ioff都在e-13~e-12数量级,大于硅基oled需求的电流,因此关态电流ioff会使得oled器件启亮,可见coms管的开态电流ion更大,即使增加了上述发光控制电路,还是无法保证流入发光器件的电流是想要的电流范围,即流入发光器件的低灰阶对应的电流还是偏大,不利于低灰阶显示,这样会降低显示面板的对比度等性能,因此在本公开实施例提供的上述显示基板中,如图1和图2所示,还包括多个电阻r1,电阻r1位于相邻像素岛之间的间隙处;

电阻r1的第一端与发光器件l的阳极电连接,电阻r1的第二端接地。

本公开通过在相邻像素岛之间的间隙处增加电阻r1,电阻r1可以形成分流电路,从而确保流入发光器件l的电流属于正常范围,即进一步解决低灰阶显示困难的问题,以及提高显示对比度。

在具体实施时,在本公开实施例提供的上述显示基板中,至少一个像素岛内的所有发光器件的阳极均电连接同一电阻,具体地,如图2所示,以像素岛r为例,且以像素岛r内包括9个子像素2为例进行说明,9个子像素2中的发光器件l的阳极均电连接同一电阻r1,图2中仅示意左上角第一个子像素2内的发光器件l的阳极电连接电阻r1,其余8个子像素2内发光器件l的阳极(vr-net表示)没有具有示意出连接到该电阻r1,但是实际制作时像素岛r内所有发光器件l的阳极均是电连接到该电阻r1的,即一个像素岛内的所有子像素共用同一个电阻r1;具体地,本发明实施例以每个像素岛(r、g、b)内的所有发光器件l的阳极均电连接同一电阻r1为例进行说明。

不同像素岛内的发光器件的阳极电连接的电阻不同,具体地,如图1所示,例如像素岛r、像素岛g和像素岛b,像素岛r内发光器件的阳极电连接的电阻、像素岛g内发光器件的阳极电连接的电阻以及像素岛b内发光器件的阳极电连接的电阻为不同的控制电路,即图1中各像素岛均对应不同的电阻,电阻可以分流,可以进一步实现低灰阶显示困难的问题。

在具体实施时,在本公开实施例提供的上述显示基板中,如图2所示,本案的发明人通过电学仿真得知,电阻r1的阻值大于10kω时,低灰阶显示时可达到所需的电流量级,因此电阻r1的阻值大于10kω。

在具体实施时,在本公开实施例提供的上述显示基板中,如图1所示,相邻像素岛之间的间隙宽度为10μm-30μm,这样可以保证实现高ppi的基础上,方便第一开关晶体管和电阻的制作。

在具体实施时,在本公开实施例提供的上述显示基板中,如图2所示,显示基板还可以包括:位于每个像素岛的多条栅线(g1、g2……)、多条数据线(d1、d2……)和多条检测线(s1、s2……),每条栅线可以沿第一方向延伸,每条数据线和每条检测线可以沿第二方向延伸,且第一方向和第二方向交叉。如图2所示,该第一方向和第二方向可以垂直。

在具体实施时,在本公开实施例提供的上述显示基板中,如图2所示,像素电路3还包括:第二开关晶体管t2、第三开关晶体管t3和电容c;其中,

第二开关晶体管t2的栅极与扫描控制端电连接(扫描控制端对应连接扫描线,如第一行子像素2中第二开关晶体管t2的栅极与扫描线g1电连接,第二行子像素2中第二开关晶体管t2的栅极与扫描线g2电连接,依次类推),第二开关晶体管t2的第一极与数据信号端电连接(数据信号端对应连接数据线,如第一列子像素2中第二开关晶体管t2的第一极与数据线d1电连接,第二列子像素2中第二开关晶体管t2的第一极与数据线d2电连接,依次类推),第二开关晶体管t2的第二极与驱动晶体管dt的栅极电连接;

第三开关晶体管t3的栅极与检测控制端s电连接(检测控制端s可以单独对应电连接一条栅线,图2中未示出),第三开关晶体管t3的第一极与检测信号端电连接(检测信号端对应连接检测线,如第一列子像素2中第三开关晶体管t3的第一极与检测线s1电连接,第二列子像素2中第三开关晶体管t3的第一极与检测线s2电连接,依次类推),第三开关晶体管t3的第二极与发光器件l的阳极电连接;

电容c电连接于驱动晶体管dt的栅极和第一极之间。

在具体实施时,在本公开实施例提供的上述显示基板中,如图2所示,同一列子像素2中的检测信号端与同一条感测线电连接,不同列子像素2中的检测信号端电连接不同的感测线。

在具体实施时,为了满足高ppi的需求,oled尽量采用简单的像素电路驱动方式,确保mos管数量最少,并且mos管尺寸需求尽量的小。由于mos管数量的减少和尺寸的减小,会带来一系列的问题,例如mos管阈值电压vth均匀性的问题,mos管的疲劳导致的vth偏移问题等。因此在本公开实施例中,采用具有外部补偿功能的3t1c像素电路方案,如图2所示,检测线(s1、s2……)还可以用于连接一外部补偿电路(图中未示出),检测线可以将采集到的电位作为检测数据输出至外部补偿电路,以供外部补偿电路根据该检测数据灵活调整数据线提供的数据信号的电位,进而实现对输出至发光器件l的驱动信号的外部补偿,避免因像素电路驱动晶体管的阈值电压漂移造成输出至发光器件l的驱动信号出现异常,保证显示效果。

可选的,各个子像素中的晶体管可以为金属氧化物半导体场效应管(metaloxidesemiconductor,mos),发光器件可以为电致发光(electroluminescent,el)器件。

在具体实施时,在本公开实施例提供的上述显示基板中,如图1所示,同一像素岛(如r)内的各发光器件的发光颜色相同。且为了保证正常显示,显示基板可以具有多个能够显示不同颜色的像素岛。

如图1所示,多个像素岛(r、g、b)呈阵列分布,假设显示基板采用三原色(包括红色、绿色和蓝色)显示,则显示基板可以具有多个能够显示红色的第一像素岛r,多个能够显示绿色的第二像素岛g,以及多个能够显示蓝色的第三像素岛b。且一个第一像素岛r、一个第二像素岛g和一个第三像素岛b可以组成一个像素组,用以发出红色光线、蓝色光线和绿色光线,实现彩色显示。

当某条(如第一条)栅线g1提供栅极驱动信号时,与该栅线g1连接的一行子像素2中,每个子像素2包括的第二开关晶体管t2均开启。数据线d1可以通过开启的各第二开关晶体管t2,向各第二开关晶体管t2连接的驱动晶体管dt的栅极输出数据信号,进而,各驱动晶体管dt开启。电容c可以用于存储数据信号。并且,每个驱动晶体管dt可以响应于数据信号和所连接的第一电源端vdd提供的电源信号,向所连接的发光器件l输出驱动信号(如,驱动电流),从而驱动发光器件l发光。第三开关晶体管t3可以在其所连接的检测控制端s提供控制信号时开启,第三开关晶体管t3所连接的检测线s1此时可以向发光器件l的阳极输出感测信号,以实现对发光器件l的阳极的降噪。在降噪之后,驱动信号无法输出至发光器件l,此时,检测线s1可以采集发光器件l的阳极电位并输出至外部补偿电路。

需要说明的是,提供信号可以是指提供处于有效电位的信号,相应的,不提供信号即是指提供处于无效电位的信号。在晶体管为n型晶体管时,有效电位相对于无效电位可以为高电位,在晶体管为p型晶体管时,有效电位相对于无效电位可以为低电位。另,上述阈值电压特指驱动晶体管dt的阈值电压vth。

需要说明的是,本公开实施例图2中是以所有晶体管均为n型晶体管为例进行说明的,当然,也可以所有晶体管均为p型晶体管。

结合图2所示显示基板,对针对阈值电压漂移造成显示效果较差的外部补偿原理进行下述介绍:

在补偿阶段,向第三开关晶体管t3的栅极所连接的检测控制端提供处于有效电位的控制信号,第三开关晶体管t3开启,检测线s1先通过第三开关晶体管t3向发光器件l的阳极提供检测信号,以实现对发光器件l阳极的降噪,进而保证在采集发光器件l的阳极电位时,发光器件l可以保持关闭状态,即保证发光器件l的阳极电位和阴极电位一致,发光器件l上没有电流经过。之后,第三开关晶体管t3保持开启状态,检测线s1采集(即抽取)发光器件l的阳极,即驱动晶体管dt的第二极的电位(即,电压v或电流i)。该过程也可以称为驱动晶体管dt的检测过程。检测线s1将采集到的电位作为检测数据输出至外接的外部补偿电路,以供外部补偿电路监测驱动晶体管dt的电位(即,i-v特性)特性变化和均一性。

如图3所示,在驱动晶体管dt的阈值电压vth未漂移之前,存在初始(original)i-v曲线(如图3所示实线),此时,驱动晶体管dt的栅源电位vgs一般满足:vgs=vdata-vref,其中,vdata是指数据线d1提供的数据信号的电位,vref是指驱动晶体管dt的第二极,即源极处的电位,对应电流i为i0。一段时间后,因驱动晶体管dt的阈值电压vth的漂移,原i-v曲线变更为图3虚线所示i-v曲线,此时,vdata-vref对应的电流i变为i0’,与初始i0存在差异。为了实现补偿,保证i0’等于i0,经测试,vgs0需要满足:vgs0=vdata-vref+△vtft,△vtft为补偿量。外部补偿电路在确定出补偿量后,可以基于补偿量对数据线d1输出的数据信号进行补偿。

基于同一发明构思,本公开实施例还提供了一种上述显示基板的驱动方法,如图4所示,可以包括:

s401、重置阶段,对像素电路中的驱动晶体管与发光器件进行初始化;

具体地,如图2所示,结合图5所示的工作时序,在重置阶段,检测控制端s为高电平信号,第三开关晶体管t3在检测控制端s低电平信号的控制下开启,第三开关晶体管t3所连接的检测线s1此时可以向发光器件l的阳极输出感测信号,以实现对驱动晶体管dt的第二极与发光器件l的阳极的初始化。

s402、数据写入阶段,将数据信号与驱动晶体管的阈值电压写入驱动晶体管的控制极;

具体地,如图2所示,结合图5所示的工作时序,在数据写入阶段,当栅线g1提供栅极驱动信号时,与该栅线g1连接的一行子像素2中,每个子像素2包括的第二开关晶体管t2均开启。数据线d1可以通过开启的各第二开关晶体管t2,向各第二开关晶体管t2连接的驱动晶体管dt的栅极输出数据信号,进而,各驱动晶体管dt开启,将数据信号与驱动晶体管dt的阈值电压写入驱动晶体管dt的控制极。电容c可以用于存储数据信号。

s403、发光阶段,控制驱动晶体管驱动发光器件发光;

具体地,如图2所示,结合图5所示的工作时序,在发光阶段,发光控制端em的高电平信号控制第一开关晶体管开启,每个驱动晶体管dt可以响应于数据信号和所连接的第一电源端vdd提供的电源信号,向所连接的发光器件l输出驱动信号(如,驱动电流),从而驱动发光器件l发光。

在具体实施时,在本公开实施例提供的上述驱动方法中,如图2所示,在发光阶段,当确定发光器件l的发光灰阶为预设灰阶时,例如预设灰阶为0-50较低灰阶,可以固定第一电源端vdd的电压为50灰阶对应的电压,通过调节第一开关晶体管t1的占空比(导通时长)实现不同灰阶显示,从而解决低灰阶显示困难的问题。

在具体实施时,在本公开实施例提供的上述显示基板的驱动方法中,如图6所示,还包括补偿阶段,对针对阈值电压漂移造成显示效果较差的外部补偿原理参见上述显示基板中的内容,在此不做详述。该补偿阶段可以是在开机前或关机后进行补偿。

基于同一发明构思,本公开实施例还提供了一种显示装置,包括本公开实施例提供的上述显示基板。该显示装置解决问题的原理与前述显示基板相似,因此该显示装置的实施可以参见前述显示基板的实施,重复之处在此不再赘述。

具体地,该显示装置可以为平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本公开的限制。

本公开实施例提供的一种显示基板及其驱动方法、显示装置,采用像素岛的驱动方式,可以保证硅基oled实现高ppi;另外,通过增加电连接于第一电源端vdd和驱动晶体管dt的第一极之间的发光控制电路4,这样在显示低灰阶画面时,可以固定低灰阶中对应最大的vdd电压,通过控制发光控制电路4的开启时长(脉冲宽度调制(pwm)的方法),来实现不同低灰阶显示,从而可以解决由于硅基oled像素电流小,低灰阶显示困难的问题;并且,本公开增加的发光控制电路4是设置在相邻像素岛之间的间隙处的,因此不会增加原本子像素的面积,使得像素岛内可以设置相对较多数量的子像素,为实现高ppi奠定了基础。因此本公开实施例可以在实现高ppi的基础上,解决目前硅基oled像素电流小,低灰阶显示困难的问题。

尽管已描述了本公开的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本公开范围的所有变更和修改。

显然,本领域的技术人员可以对本公开实施例进行各种改动和变型而不脱离本公开实施例的精神和范围。这样,倘若本公开实施例的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。

起点商标作为专业知识产权交易平台,可以帮助大家解决很多问题,如果大家想要了解更多知产交易信息请点击 【在线咨询】或添加微信 【19522093243】与客服一对一沟通,为大家解决相关问题。

此文章来源于网络,如有侵权,请联系删除

相关标签: 驱动电路像素oled
tips