HI,欢迎来到起点商标网!
24小时服务QQ:2880605093

显示方法、时序控制器和显示装置与流程

2021-01-25 16:01:31|308|起点商标网
显示方法、时序控制器和显示装置与流程

本发明涉及显示技术领域,尤其涉及一种显示方法、时序控制器和显示装置。



背景技术:

显示装置中的背光模组(blu)为显示装置提供显示所需的背光,目前背光模组的亮度调节方式为脉宽调制(pwm)调节方式,如图1所示,背光模组的pwm信号周期为t,在一个周期内高电平时间为h(此时背光模组亮态),低电平时间为l(此时背光模组暗态),由于pmw信号的频率较高,人眼无法识别背光模组的亮暗切换,只能感知到整体亮度。背光模组的亮度与pwm信号的高低电平占空比相关,h占比越大时,背光模组整体亮度越高,反之越低。

请参考图2和图3,当pwm信号是高电平时(此时背光模组亮态),显示面板上的对应显示区域②较暗,当pwm信号是低电平时(此时背光模组暗态),显示面板上的对应显示区域①和③较亮,形成明暗相间的横向块(block),即瀑布纹(waterfall)不良。



技术实现要素:

有鉴于此,本发明提供一种显示方法、时序控制器和显示装置,用于解决因背光模组的亮暗切换导致显示装置上出现瀑布纹不良的问题。

为解决上述技术问题,本发明提供一种显示方法,应用于显示装置,所述显示装置包括显示面板、背光模组、栅极驱动电路和源极驱动电路,所述方法包括:

侦测所述背光模组的控制信号;

若侦测到所述控制信号为低电平信号,向所述栅极驱动电路输出第一种行频率时钟信号,并根据所述第一种行频率时钟信号确定向所述源极驱动电路输出数据信号的第一输出频率;若侦测到所述控制信号为高电平信号,向所述栅极驱动电路输出第二种行频率时钟信号,并根据所述第二种行频率时钟信号确定向源极驱动电路输出数据信号的第二输出频率;

其中,所述第一种行频率时钟信号的高电平的时长小于所述第二种行频率时钟信号的高电平的时长。

可选的,所述第一种行频率时钟信号的频率等于行频率时钟信号的基准频率,所述第二种行频率时钟信号的频率小于所述基准频率,大于行频率时钟信号的最低截止频率;或者

所述第一种行频率时钟信号的频率大于所述基准频率,小于行频率时钟信号的最高截止频率,所述第二种行频率时钟信号的频率等于所述基准频率。

可选的,所述显示方法还包括:

在每一帧时间段的结尾,向所述栅极驱动电路输出虚假行频率时钟信号;

若所述第一种行频率时钟信号的频率大于所述基准频率,所述向所述栅极驱动电路输出虚假行频率时钟信号包括:

增加每一帧中的所述虚假行频率时钟信号的个数,以使每一帧具有指定时长;

若所述第二种行频率时钟信号的频率小于所述基准频率,所述向所述栅极驱动电路输出虚假行频率时钟信号包括:

减少每一帧中的所述虚假行频率时钟信号的个数,以使每一帧具有指定时长。

可选的,所述侦测所述背光模组的控制信号之前,还包括:

对当前帧的行频率时钟信号和数据信号进行处理时,缓存下一帧的行频率时钟信号和数据信号。

本发明还提供一种时序控制器,应用于显示装置,所述显示装置包括显示面板、背光模组、栅极驱动电路和源极驱动电路,所述时序控制器包括:

侦测模块,用于侦测所述背光模组的控制信号;

第一输出模块,用于若侦测到所述控制信号为低电平信号,向所述栅极驱动电路输出第一种行频率时钟信号,并根据所述第一种行频率时钟信号确定向所述源极驱动电路输出数据信号的第一输出频率;

第二输出模块,用于若侦测到所述控制信号为高电平信号,向所述栅极驱动电路输出第二种行频率时钟信号,并根据所述第二种行频率时钟信号确定向源极驱动电路输出数据信号的第二输出频率;

其中,所述第一种行频率时钟信号的高电平的时长小于所述第二种行频率时钟信号的高电平的时长。

可选的,所述第一种行频率时钟信号的频率等于行频率时钟信号的基准频率,所述第二种行频率时钟信号的频率小于所述基准频率,大于行频率时钟信号的最低截止频率;或者

所述第一种行频率时钟信号的频率大于所述基准频率,小于行频率时钟信号的最高截止频率,所述第二种行频率时钟信号的频率等于所述基准频率。

可选的,所述时序控制器还包括:第三输出模块,用于在每一帧时间段的结尾,向所述栅极驱动电路输出虚假行频率时钟信号;若所述第一种行频率时钟信号的频率大于所述基准频率,增加每一帧中的所述虚假行频率时钟信号的个数,以使每一帧具有指定时长;若所述第二种行频率时钟信号的频率小于所述基准频率,减少每一帧中的所述虚假行频率时钟信号的个数,以使每一帧具有指定时长。

可选的,所述时序控制器还包括:

缓存模块,用于对当前帧的行频率时钟信号和数据信号进行处理时,缓存下一帧的行频率时钟信号和数据信号。

本发明还提供一种显示装置,包括上述时序控制器。

可选的,所述显示装置还包括显示面板,所述显示面板包括数据线和半导体层,所述数据线与所述半导体层叠加接触,且所述数据线在所述半导体层上的正投影完全落入所述半导体层上。

本发明的上述技术方案的有益效果如下:

本发明实施例中,侦测背光模组的控制信号,在背光模组的控制信号不同(低电平信号或高电平信号)时,向栅极驱动电路输入两种不同的行频率时钟信号,该两种不同的行频率时钟信号的高电平的时长不同,由于行频率时钟信号的高电平的时长决定充入像素的电压,高电平的时长越长,像素的充电时间越长,显示越亮,因而通过改变行频率时钟信号,可改善像素的充电率,以使显示面板上的各行像素亮度相同或大致相同,避免出现瀑布纹不良,提高显示效果。

附图说明

为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。

图1为背光模组的pwm信号的示意图;

图2为显示面板上显示的瀑布纹不良的示意图;

图3为图2中的显示区域与背光模组的pwm信号对应关系示意图;

图4和图5为背光模组有无光照的情况下半导体区导电性能差异示意图;

图6为背光模组有无光照的情况下像素电压的示意图;

图7为本发明一实施例的显示方法的示意图;

图8为相关技术中的向栅极驱动电路输入的行频率时钟信号(行clk)和向数据线输入的数据信号(datainput)的示意图;

图9为本发明一实施例的向栅极驱动电路输入的行频率时钟信号(行clk)和向数据线输入的数据信号(datainput)的示意图;

图10为相关技术中的向栅极驱动电路输入的行频率时钟信号(行clk)和向数据线输入的数据信号(datainput)的示意图;

图11为本发明另一实施例的向栅极驱动电路输入的行频率时钟信号(行clk)和向数据线输入的数据信号(datainput)的示意图;

图12为本发明的另一实施例的显示方法的流程示意图;

图13为本发明实施例的行频率时钟信号的频率的阶梯调节方法的示意图;

图14为本发明一实施例的时序控制器的结构示意图;

图15为本发明实施例另一实施例的时序控制器的结构示意图。

具体实施方式

为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本发明保护的范围。

下面首先对显示装置产生瀑布纹的原因进行说明。

显示装置包括显示面板和背光模组,显示面板又包括阵列基板和彩膜基板,阵列基板上包括半导体层(active)和数据线(data),半导体层和数据线可以通过一张掩膜版(mask)形成,从而使得形成的数据线与半导体层叠加接触,且数据线在半导体层上的正投影完全落入半导体层上。

在背光模块亮态时(即pwm信号为高电平时),背光模组发射的背光会对显示面板上的半导体层的导体特性产生影响。如图4和图5所示,数据线下方的半导体层在背光照射下存在导体特性(图4和图5中斜纹图案表示导体),此时,数据线&半导体层与阵列基板上的像素电极&公共电极(pixel&com)(图未示出)之间的寄生电容较大,导致数据线的电阻电容延迟(rcdelay)变大,实际充电时间较短,像素电压较低,请参考图6,显示面板显示的亮度低。数据线下方的半导体层在无背光照射时,数据线&半导体层与像素电极&公共电极的寄生电容小,数据线无rcdelay,实际充电时间充足,在同样的数据电压下,像素电压较高,请参考图6,显示面板显示的亮度高,进而在显示面板上会出现因亮度差异造成的横向块,即瀑布纹不良。

为解决上述问题,请参考图7,本发明实施例提供了一种显示方法,应用于显示装置,所述显示装置包括显示面板、背光模块、栅极驱动电路和源极驱动电路,所述显示方法包括:

步骤71:侦测所述背光模组的控制信号;

本发明实施例中,所述控制信号可以为pwm信号。

步骤72:若侦测到控制信号为低电平信号,向栅极驱动电路输出第一种行频率时钟信号,并根据所述第一种行频率时钟信号确定向源极驱动电路输出数据信号的第一输出频率;所述第一输出频率与所述第一种行频率时钟信号的频率相匹配,以保证向源极驱动电路输入正确的数据信号;

步骤73:若侦测到控制信号为高电平信号,向栅极驱动电路输出第二种行频率时钟信号,并根据所述第二种行频率时钟信号确定向源极驱动电路输出数据信号的第二输出频率;所述第二输出频率与所述第二种行频率时钟信号的频率相匹配,以保证向源极驱动电路输入正确的数据信号;

其中,所述第一种行频率时钟信号的高电平的时长小于所述第二种行频率时钟信号的高电平的时长。

本发明实施例中,侦测背光模组的控制信号,在背光模组的控制信号不同(低电平信号或高电平信号)时,向栅极驱动电路输入两种不同的行频率时钟信号,该两种不同的行频率时钟信号的高电平的时长不同,由于行频率时钟信号的高电平的时长决定充入像素的电压,高电平的时长越长,像素的充电时间越长,显示越亮,因而通过改变行频率时钟信号,可改善像素的充电率,以使显示面板上的各行像素亮度相同或大致相同,避免出现瀑布纹不良,提高显示效果。

本发明实施例中,可以通过调节向栅极驱动电路输入的行频率时钟信号的频率,来改变向栅极驱动电路输入的行频率时钟信号的高电平的时长。

请参考图8,图8为相关技术中的向栅极驱动电路输入的行频率时钟信号(行clk)和向数据线输入的数据信号(datainput)的示意图,从图8中可以看出,相关技术中,背光模组暗态和背光模组亮态时,向栅极驱动电路输入的行频率时钟信号(行clk)是相同的,均采用基准频率的行clk,若向数据线输入的数据信号(即像素电压)相同,从图8中的pixel充电曲线可以看出,在背光模组亮亮态时充入像素的像素电压,明显要低于背光模组暗态时充入像素的像素电压,从而会造成瀑布纹不良。

请参考图9,图9为本发明一实施例的向栅极驱动电路输入的行频率时钟信号(行clk)和向数据线输入的数据信号(datainput)的示意图,从图9中可以看出,本发明实施例中,背光模组暗态和背光模组亮态时,向栅极驱动电路输入的行频率时钟信号(行clk)是不同的,背光模组亮态时,行clk信号与相关技术中的行clk信号相比,高电平个数减小,高电平时长增大,即行clk的频率小于相关的基准频率。若向数据线输入的数据信号(即像素电压)相同,从图9中的pixel充电曲线可以看出,在背光模组亮亮态时充入像素的像素电压,等于或大致等于背光模组暗态时充入像素的像素电压,从而可以解决瀑布纹不良的问题。

上述图9所示的实施例中,若侦测到所述控制信号为低电平信号(即背光模组暗态),向所述栅极驱动电路输出第一种行频率时钟信号,所述第一种行频率时钟信号的频率等于行频率时钟信号的基准频率。若侦测到所述控制信号为高电平信号(即背光模组亮态),向所述栅极驱动电路输出第二种行频率时钟信号,所述第二种行频率时钟信号频率小于基准频率,大于行频率时钟信号的最低截止频率(最低截止频率为能够向栅极驱动电路输入的行频率时钟信号采用的最低频率)。也就是说,在背光模组亮态时,调低向栅极驱动电路输入的行频率时钟信号的频率,在背光模块暗态时,按照基准频率向栅极驱动电路输入行频率时钟信号。

当然在本发明的其他一些实施例中,也可以在背光模块暗态时,通过调高向栅极驱动电路输入的行频率时钟信号的频率,来达到解决瀑布纹不良的问题。

请参考图10,图10为相关技术中的向栅极驱动电路输入的行频率时钟信号(行clk)和向数据线输入的数据信号(datainput)的示意图,从图10中可以看出,相关技术中,背光模组暗态和背光模组亮态时,向栅极驱动电路输入的行频率时钟信号(行clk)是相同的,均采用基准频率的行clk,若向数据线输入的数据信号(即像素电压)相同,从图10中的pixel充电曲线可以看出,在背光模组亮暗态时充入像素的像素电压,明显要高于背光模组亮态时充入像素的像素电压,从而会造成瀑布纹不良。

请参考图11,图11为本发明另一实施例的向栅极驱动电路输入的行频率时钟信号(行clk)和向数据线输入的数据信号(datainput)的示意图,从图11中可以看出,本发明实施例中,背光模组暗态和背光模组亮态时,向栅极驱动电路输入的行频率时钟信号(行clk)是不同的,背光模组暗态时,行clk信号与相关技术中的行clk信号相比,高电平个数增大,高电平时长变小,即行clk的频率(fk)大于相关的基准频率。若向数据线输入的数据信号(即像素电压)相同,从图11中的pixel充电曲线可以看出,在背光模组暗态时充入像素的像素电压,等于或大致等于背光模组亮态时充入像素的像素电压,从而可以解决瀑布纹不良的问题。

上述图11所示的实施例中,若侦测到所述控制信号为低电平信号(即背光模组暗态),向所述栅极驱动电路输出第一行频率时钟信号,所述第一种行频率时钟信号频率(fk)大于基准频率,小于行频率时钟信号的最高截止频率(最高截止频率为能够向栅极驱动电路输入的时钟信号采用的最高频率)。若侦测到所述控制信号为高电平信号(即背光模组亮态),向所述栅极驱动电路输出第二种行频率时钟信号,所述第二种行频率时钟信号的频率为基准频率(f1)。也就是说,在背光模组暗态时,调高向栅极驱动电路输入的行频率时钟信号的频率,在背光模块亮态时,按照基准频率向栅极驱动电路输入行频率时钟信号。

上述图9-图11中,stv是指帧起始信号,即一帧开始时的控制信号。

请参考图9和图11,本发明实施例中,如果行clk信号已经结束,但是一帧的时间还没结束,此时,可以通过在一帧时间段的结尾,向栅极驱动电路输入虚假行频率时钟信号(dummyclk),保证一帧具有指定时长。所谓虚假行频率时钟信号是指并不真实向栅极驱动电路输入的行频率时钟信号。请参考图11,若所述第一行频率时钟信号的频率大于基准频率,即每一帧的行clk信号的时长会变短,则所述向所述栅极驱动电路输出虚假行频率时钟信号包括:增加每一帧中的所述虚假行频率时钟信号的个数,以消除频率不同引起的每帧数据的时间差,使每一帧具有指定时长。请参考图9,若所述第二行频率时钟信号的频率小于基准频率,即每一帧的行clk信号的时长会变长,则所述向所述栅极驱动电路输出虚假行频率时钟信号包括:减少每一帧中的所述虚假行频率时钟信号的个数,以消除频率不同引起的每帧数据的时间差,使每一帧具有指定时长。通过本发明实施例的上述方案,在避免出现瀑布纹不良的同时,还可以保证调整后的每一帧的时长与显示装置需要的每一帧的时长相同,不影响显示效果。

上述的一些实施例中,所述第一种行频率时钟信号的频率等于行频率时钟信号的基准频率,所述第二种行频率时钟信号的频率小于基准频率,大于行频率时钟信号的最低截止频率。

上述的另外一些实施例中,所述第一种行频率时钟信号的频率大于基准频率,小于行频率时钟信号的最高截止频率,所述第二种行频率时钟信号的频率等于基准频率。

当然,在本发明的其他一些实施例中,行频率时钟信号的频率也不限于上述两种设置方式,例如,第一种行频率时钟信号的频率也可以大于基准频率,所述第二种行频率时钟信号的频率小于基准频率,只要保证第一种行频率时钟信号的频率大于第二种行频率时钟信号的频率即可。

相关的显示方法中,每一帧数据信号显示时,向栅极驱动电路输出的时钟信号是不变的,此时,接收到每一帧的数据信号时,可以根据预定频率直接向源极驱动电路输入,而本发明实施例中,由于需要侦测背光模组的控制信号,根据不同的控制信号向栅极驱动电路输入不同的时钟信号,因而,在接收到下一帧数据信号之后,并不能立刻向源极驱动电路输入,而是需要在侦测背光模组的控制信号之前,缓存接收到的下一帧的数据信号,待确定向栅极驱动电路输出的时钟信号之后(是采用基准频率f1,还是采用调节后的频率fk),再根据向栅极驱动电路输出的时钟信号,确定向源极驱动电路输入数据信号的输出频率之后,根据确定的输出频率将缓冲的数据信号输入源极驱动电路。即,对当前帧的行频率时钟信号和数据信号进行处理时,缓存下一帧的行频率时钟信号和数据信号。

请参考图12,图12为本发明的另一实施例的显示方法的流程示意图,该显示方法主要用于说明向栅极驱动电路输出的行频率时钟信号的调整方法,所述方法包括:

步骤121:存储下一帧数据信号;

步骤122:侦测背光模组的控制信号;

步骤123:判断控制信号是否为低电平信号,如果是,进入步骤124,否则,进入步骤125;

步骤124:按照频率fk向栅极驱动电路输出第一种行频率时钟信号,fk大于基准频率f1;

步骤125:按照基准频率f1向栅极驱动电路输出第二种行频率时钟信号;

步骤126:判断是否存在瀑布纹不良,如果是,结束fk调节,否则进入步骤127;

本发明实施例中,可以通过人工识别的方法判断是否存在瀑布纹不良。当然,也可以通过其他方式判断,例如采用图像采集装置采集显示装置的显示画面,根据采集到的显示画面判断是否存在瀑布纹不良。

步骤127:调节频率fk,并返回步骤121。

本发明实施例中,请参考图13,可以通过阶梯调节方式调节频率fk,fk是基于基准频率f1与截止频率fn之间的某频率,假设f1通过调节n次可以到达fn,则fk=f1+(fn-f1)*n/n,n为调节次数。

上述实施例中的行频率时钟信号的频率的调节方法,可在显示装置测试阶段完成,得到调整后的频率并存储,在正常显示时,直接使用存储的频率即可。

请参考图14,本发明实施例还提供一种时序控制器,应用于显示装置,所述显示装置包括显示面板、背光模组、栅极驱动电路和源极驱动电路,所述时序控制器包括:

侦测模块141,用于侦测所述背光模组的控制信号;

第一输出模块142,用于若侦测到所述控制信号为低电平信号,向所述栅极驱动电路输出第一种行频率时钟信号,并根据所述第一种行频率时钟信号确定向所述源极驱动电路输出数据信号的第一输出频率;

第二输出模块143,用于若侦测到所述控制信号为高电平信号,向所述栅极驱动电路输出第二种行频率时钟信号,并根据所述第二种行频率时钟信号确定向源极驱动电路输出数据信号的第二输出频率;

其中,所述第一种行频率时钟信号的高电平的时长小于所述第二种行频率时钟信号的高电平的时长。

可选的,所述第一种行频率时钟信号的频率等于行频率时钟信号的基准频率,所述第二种行频率时钟信号的频率小于所述基准频率,大于行频率时钟信号的最低截止频率;或者

所述第一种行频率时钟信号的频率大于所述基准频率,小于行频率时钟信号的最高截止频率,所述第二种行频率时钟信号的频率等于所述基准频率。

可选的,所述时序控制器还包括:第三输出模块,用于在每一帧时间段的结尾,向所述栅极驱动电路输出虚假行频率时钟信号;若所述第一种行频率时钟信号的频率大于所述基准频率,增加每一帧中的所述虚假行频率时钟信号的个数,以使每一帧具有指定时长;若所述第二种行频率时钟信号的频率小于所述基准频率,减少每一帧中的所述虚假行频率时钟信号的个数,以使每一帧具有指定时长。

可选的,所述时序控制器还包括:

缓存模块,用于对当前帧的行频率时钟信号和数据信号进行处理时,缓存下一帧的行频率时钟信号和数据信号。

请参考图15,图15为本发明另一实施例的时序控制器的结构示意图,该时序控制器(tconic)包括:

侦测模块,用于侦测输入的背光模组的pwm信号;

缓存模块(framebuffer),用于缓存接收到的下一帧数据信号;

第一输出模块,用于若侦测到所述控制信号为低电平信号,基于频率fk,向所述栅极驱动电路输出第一种行频率时钟信号,并根据所述第一种行频率时钟信号确定向所述源极驱动电路输出数据信号的第一输出频率;

第二输出模块,用于若侦测到所述控制信号为高电平信号,基于基准频率向所述栅极驱动电路输出第二种行频率时钟信号,并根据所述第二种行频率时钟信号确定向所述源极驱动电路输出数据信号的第二输出频率。

其中,外部调节fk是指通过外部调节的方式调节第一种行频率时钟信号输出模块中的频率fk。

本发明实施例还提供一种显示装置,包括上述时序控制器。

可选的,所述显示装置还包括显示面板,所述显示面板包括数据线和半导体层,所述数据线与所述半导体层叠加接触,且所述数据线在所述半导体层上的正投影完全落入所述半导体层上。由于该种显示面板的特性,容易发生瀑布纹不良,因此,本发明实施例中的上述显示方法尤其适用于具有上述显示面板的显示装置。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

起点商标作为专业知识产权交易平台,可以帮助大家解决很多问题,如果大家想要了解更多知产交易信息请点击 【在线咨询】或添加微信 【19522093243】与客服一对一沟通,为大家解决相关问题。

此文章来源于网络,如有侵权,请联系删除

tips